2019/10/31第3章IC制造工艺3.1外延生长3.2掩膜制作3.3光刻原理与流程3.4氧化3.5淀积与刻蚀3.6掺杂原理与工艺关心每一步工艺对器件性能的影响,读懂PDK,挖掘工艺潜力。2019/10/323.1外延生长(Epitaxy)外延生长的目的半导体工艺流程中的基片是抛光过的晶圆基片,直径在50到300mm(2-12英寸)之间,厚度约几百微米.尽管有些器件和IC可以直接做在未外延的基片上,但大多数器件和IC都做在经过外延生长的衬底上.原因是未外延过的基片性能常常不能满足要求.外延的目的是用同质材料形成具有不同的掺杂种类及浓度,因而具有不同性能的晶体层.外延也是制作不同材料系统的技术之一.外延生长后的衬底适合于制作有各种要求的器件与IC,且可进行进一步处理.不同的外延工艺可制出不同的材料系统.2019/10/331.液态生长(LPE:LiquidPhaseEpitaxy)LPE意味着在晶体衬底上用金属性的溶液形成一个薄层。在加热过的饱和溶液里放上晶体,再把溶液降温,外延层便可形成在晶体表面。原因在于溶解度随温度变化而变化。LPE是最简单最廉价的外延生长方法.在III/IV族化合物器件制造中有广泛的应用.但其外延层的质量不高.尽管大部分AlGaAs/GaAs和InGaAsP/InP器件可用LPE来制作,目前,LPE逐渐被VPE,MOVPE(金属有机物),MBE(分子束)法代替.2019/10/342.气相外延生长(VPE:VaporPhaseEpitaxy)VPE是指所有在气体环境下在晶体表面进行外延生长的技术的总称。在不同的VPE技术里,卤素(Halogen)传递生长法在制作各种材料的沉淀薄层中得到大量应用。任何把至少一种外延层生成元素以卤化物形式在衬底表面发生卤素析出反应从而形成外延层的过程都可归入卤素传递法,它在半导体工业中有尤其重要的地位(卤化反应)。用这种方法外延生长的基片,可制作出很多种器件,如GaAs,GaAsP,LED管,GaAs微波二极管,大部分的Si双极型管,LSI及一些MOS逻辑电路等。2019/10/35Si基片的卤素生长外延在一个反应炉内的SiCl4/H2系统中实现:在水平的外延生长炉中,Si基片放在石英管中的石墨板上,SiCl4,H2及气态杂质原子通过反应管。在外延过程中,石墨板被石英管周围的射频线圈加热到1500-2000度,在高温作用下,发生SiCl4+2H2Si+4HCl的反应,释放出的Si原子在基片表面形成单晶硅,典型的生长速度为0.5~1m/min.2019/10/363.金属有机物气相外延生长(MOVPE:MetalorganicVaporPhaseEpitaxy)III-V材料的MOVPE中,所需要生长的III,V族元素的源材料以气体混和物的形式进入反应炉中已加热的生长区里,在那里进行热分解与沉淀反应。MOVPE与其它VPE不同之处在于它是一种冷壁工艺,只要将衬底控制到一定温度就行了。2019/10/374.分子束外延生长(MBE:MolecularBeamEpitaxy)MBE在超真空中进行,基本工艺流程包含产生轰击衬底上生长区的III,V族元素的分子束等。MBE几乎可以在GaAs基片上生长无限多的外延层。这种技术可以控制GaAs,AlGaAs或InGaAs上的生长过程,还可以控制掺杂的深度和精度达到纳米极。经过MBE法,衬底在垂直方向上的结构变化具有特殊的物理属性。MBE的不足之处在于产量低。2019/10/38英国VGSemicom公司型号为V80S-Si的MBE设备关键部分照片2019/10/393.1外延生长3.2掩膜制作3.3光刻原理与流程3.4氧化3.5淀积与刻蚀3.6掺杂原理与工艺关心每一步工艺对器件性能的影响,读懂PDK,挖掘工艺潜力。2019/10/3103.2掩膜(Mask)的制版工艺1.掩膜制造从物理上讲,任何半导体器件及IC都是一系列互相联系的基本单元的组合,如导体,半导体及在基片上不同层上形成的不同尺寸的隔离材料等。要制作出这些结构需要一套掩膜。一个光学掩膜通常是一块涂着特定图案铬薄层的石英玻璃片,一层掩膜对应一块IC的一个工艺层。工艺流程中需要的一套掩膜必须在工艺流程开始之前制作出来。制作这套掩膜的数据来自电路设计工程师给出的版图。2019/10/311Metal-1IMD-10.18umprocessStructure0.18umprocessStructureMetal-3HDPoxidePassivationPESiNA-SiPwellNAPTNwellPAPTVTPPolyPSDNSDNSDNSDPSDPSD什么是掩膜?掩膜是用石英玻璃做成的均匀平坦的薄片,表面上涂一层600800nm厚的Cr层,使其表面光洁度更高。称之为铬板,Crmask。2019/10/313整版及单片版掩膜整版按统一的放大率印制,因此称为1X掩膜。这种掩膜在一次曝光中,对应着一个芯片阵列的所有电路的图形都被映射到基片的光刻胶上。单片版通常把实际电路放大5或10倍,故称作5X或10X掩膜。这样的掩膜上的图案仅对应着基片上芯片阵列中的一个单元。上面的图案可通过步进曝光机映射到整个基片上。2019/10/314早期掩膜制作方法:人们先把版图(layout)分层画在纸上,每一层掩膜有一种图案。画得很大,5050cm2或100100cm2,贴在墙上,用照相机拍照。然后缩小1020倍,变为552.5x2.5cm2或101055cm2的精细底片。这叫初缩。将初缩版装入步进重复照相机,进一步缩小到22cm2或3.53.5cm2,一步一幅印到铬(Cr)板上,形成一个阵列。2019/10/315IC、Mask&Wafer图3.2Wafer2019/10/316整版和接触式曝光在这种方法中,掩膜和晶圆是一样大小的.对应于3”8”晶圆,需要3”8”掩膜.不过晶圆是圆的,掩膜是方的这样制作的掩膜图案失真较大,因为版图画在纸上,热胀冷缩,受潮起皱,铺不平等初缩时,照相机有失真步进重复照相,同样有失真从mask到晶圆上成像,还有失真2019/10/3172.图案发生器方法(PG:PatternGenerator)在PG法中,规定layout的基本图形为矩形.任何版图都将分解成一系列各种大小、不同位置和方向的矩形条的组合.每个矩形条用5个参数进行描述:(X,Y,A,W,H)图3.32019/10/318图案发生器方法(续)利用这些数据控制下图所示的一套制版装置。图3.42019/10/3193.X射线制版由于X射线具有较短的波长。它可用来制作更高分辨率的掩膜版。X-ray掩膜版的衬底材料与光学版不同,要求对X射线透明,而不是可见光或紫外线,它们常为Si或Si的碳化物。而Au的沉淀薄层可使得掩膜版对X射线不透明。X射线可提高分辨率,但问题是要想控制好掩膜版上每一小块区域的扭曲度是很困难的。2019/10/3204.电子束扫描法(E-BeamScanning)采用电子束对抗蚀剂进行曝光,由于高速的电子具有较小的波长,分辨率极高。先进的电子束扫描装置精度50nm,这意味着电子束的步进距离为50nm,轰击点的大小也为50nm。2019/10/321电子束光刻装置:LEICAEBPG5000+图3.52019/10/322电子束制版三部曲:1)涂抗蚀剂,抗蚀剂采用PMMA.2)电子束曝光,曝光可用精密扫描仪,电子束制版的一个重要参数是电子束的亮度,或电子的剂量。3)显影:用二甲苯。二甲苯是一种较柔和的有弱极性的显影剂,显像速率大约是MIBK/IPA的1/8,用IPA清洗可停止显像过程。2019/10/323电子束扫描法(续)电子束扫描装置的用途:制造掩膜和直写光刻。电子束制版的优点:高精度电子束制版的缺点:设备昂贵制版费用高2019/10/3243.1外延生长3.2掩膜制作3.3光刻原理与流程3.4氧化3.5淀积与刻蚀3.6掺杂原理与工艺关心每一步工艺对器件性能的影响,读懂PDK,挖掘工艺潜力。2019/10/3253.3光刻原理与流程在IC的制造过程中,光刻是多次应用的重要工序。其作用是把掩膜上的图型转换成晶圆上的器件结构。2019/10/3263.3.1光刻步骤一、晶圆涂光刻胶:清洗晶圆,在200C温度下烘干1小时。目的是防止水汽引起光刻胶薄膜出现缺陷。待晶圆冷却下来,立即涂光刻胶。光刻胶有两种:正性(positive)与负性(negative)。正性胶显影后去除的是经曝光的区域的光刻胶,负性胶显影后去除的是未经曝光的区域的光刻胶。正性胶适合作窗口结构,如接触孔,焊盘等,而负性胶适用于做长条形状如多晶硅和金属布线等。常用OMR83,负片型。光刻胶对大部分可见光灵敏,对黄光不灵敏,可在黄光下操作。晶圆再烘,将溶剂蒸发掉,准备曝光2019/10/327正性胶与负性胶光刻图形的形成2019/10/328涂光刻胶的方法(见下图):光刻胶通过过滤器滴入晶圆中央,被真空吸盘吸牢的晶圆以20008000转/分钟的高速旋转,从而使光刻胶均匀地涂在晶圆表面。图3.62019/10/329光刻步骤二、三、四二、曝光:光源可以是可见光,紫外线,X射线和电子束。光量,时间取决于光刻胶的型号,厚度和成像深度。三、显影:晶圆用真空吸盘吸牢,高速旋转,将显影液喷射到晶圆上。显影后,用清洁液喷洗。四、烘干:将显影液和清洁液全部蒸发掉。2019/10/3303.3.2曝光方式1.接触式曝光方式中,把掩膜以0.050.3ATM的压力压在涂光刻胶的晶圆上,曝光光源的波长在0.4m左右。图3.72019/10/331曝光系统(下图):点光源产生的光经凹面镜反射得发散光束,再经透镜变成平行光束,经45折射后投射到工作台上。图3.82019/10/332接触式曝光方式的图象偏差问题原因:光束不平行,接触不密有间隙举例:,y+2d=10m,则有(y+2d)tg=0.5m图3.92019/10/333掩膜和晶圆之间实现理想接触的制约因素掩膜本身不平坦,晶圆表面有轻微凸凹,掩膜和晶圆之间有灰尘。2019/10/334接触式曝光方式的掩膜磨损问题掩膜和晶圆每次接触产生磨损,使掩膜可使用次数受到限制。2019/10/335非接触式光刻1.接近式接近式光刻系统中,掩膜和晶圆之间有2050m的间隙。这样,磨损问题可以解决。但分辨率下降,当时,无法工作。这是因为,根据惠更斯原理,如图所示,小孔成像,出现绕射,图形发生畸变。图3.102019/10/336缩小投影曝光系统2.投影式工作原理:水银灯光源通过聚光镜投射在掩膜上。掩膜比晶圆小,但比芯片大得多。在这个掩膜中,含有一个芯片或几个芯片的图案,称之为母版,即reticle。光束通过掩膜后,进入一个缩小的透镜组,把reticle上的图案,缩小5~10倍,在晶圆上成像。2019/10/337缩小投影曝光系统(示意图)图3.112019/10/338缩小投影