计算机硬件是计算机所有物理设备的总称包括控制器

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

简答题答案1.1计算机硬件是计算机所有物理设备的总称。包括控制器、运算器、存储器、输入设备和输出设备。关键词:物理设备1.2计算机软件是计算机所有程序和文档的总称,包括系统软件和应用软件。关键词:程序,程序和文档,系统软件,应用软件1.3操作系统是管理计算机所有硬、软件资源,协调组织计算机自动运行,为人机交互提供接口的系统软件。关键词:管理资源,协调组织运行,提供接口1.4编译程序是将由高级语言编写的源程序翻译成机器语言目标程序后,再交付执行的语言处理程序,是一种系统软件。关键词:翻译机器语言目标程序系统软件1.5解释程序是将由高级语言编写的源程序逐条解释并执行的语言处理程序,是一种系统软件。关键词:逐条解释系统软件2.1在一块半导体硅片上用不同的掺杂工艺,使一侧为P区,另一侧为N区。由于两侧多子和少子的浓度差引起的载流子的扩散运动,在交界面留下由不能移动的带电粒子构成的空间电荷区称PN结。由于空间电荷区具有内电场,一方面阻止载流子扩散,另一方面引起载流子的漂移,扩散和漂移最终将达到一种动态平衡,所以PN结内部电流为0。内电场的存在也决定了PN结具有单向导电性。关键词:P区N区空间电荷区单向导电性2.2阈值电压又称为门坎电压,是使二极管导通的正向最小电压值。硅二极管一般为0.5V,锗二极管一般为0.1V。关键词:导通,最小电压2.3内部条件:发射区掺杂浓度高,基区薄且掺杂浓度低,集电结面积大。外部条件:集电结加反向电压,发射结加正向电压。关键词:集电结,反向电压,发射结,正向电压2.4相同点:功能、特性基本相同。不同点:①三极管是双极型半导体管,MOS管是单极型半导体管。②MOS管比三极管输入电阻高,抗衰减能力强;噪声低,稳定性好;工艺简单,集成度高。关键词:功能相同,双极,单极,抗衰减,稳定,集成度高2.5小功率直流稳压电源是由电源变压器、整流电路、滤波电路和稳压电路四个部分组成。关键词:变压器,整流,滤波,稳压3.1数在计算机中的二进制表示称机器数。其特点是:符号数值化,小数点位置隐含。关键词:二进制符号数值化小数点位置隐含3.2因对阶操作时要同时调整尾数,若小阶向大阶看齐,则尾数需向右移,舍去的是低位部分。若大阶向小阶看齐,则尾数需左移,舍去的是高位部分,显然小阶向大阶看齐对数的精度损失更小。关键词:尾数右移,精度损失更小3.3溢出是指数据超出了机器数的表示范围。用双符号位的变形补码进行加减运算时,若结果的符号位为01或10则说明有溢出;用单符号位的补码运算时,若数值位与符号位向高位的进位情况不同,则说明有溢出。关键词:超出表示范围,01,10,数值位符号位,不同3.4规格化浮点数是指已知数的绝对值大于0.5小于1的浮点数。简答题答案非规格化浮点数需要进行左规处理,即尾数左移,同时调整阶码,直到尾数的绝对值大于0.5小于1为止。关键词:绝对值,大于0.5小于1,左规3.5由机器数所表示的带符号的数称为真值。关键词:带符号的数4.1三态门是输出具有三个状态的逻辑门。当使能信号的有效时,根据三态门结构和输入信号的不同,三态门可输出1或0;当使能信号无效时,三态门输出呈高阻态。关键词:输出三个状态01高阻4.2对于有n个变量的逻辑函数,若与项中包含了n个变量,且每个变量都是以原变量或反变量的形式仅出现一次,该与项则为最小项。n个变量的逻辑函数共有2n个最小项。关键词:与项n个变量仅出现一次4.3卡诺图是逻辑函数的最小项的图形表示。n个变量的卡诺图由2n个逻辑相邻的小方格组成,逻辑函数中包含的最小项对应的小方格是1,否则是0。卡诺图不仅是逻辑函数的一种表示方法,也是化简逻辑函数的有效工具。关键词:最小项,图形表示4.4组合逻辑电路是指电路的输出仅与该时刻的输入信号有关,而与电路原来的状态无关的电路。时序逻辑电路是指电路的输出不仅与该时刻的输入信号有关,还与电路原来的状态有关的电路。构成时序逻辑电路的基本元件是触发器。关键词:电路原来状态,无关,有关4.5实现全加运算的组合逻辑部件。全加运算是指考虑低位进位的运算,所以全加器有3个输入端,2个输出端。关键词:全加运算低位进位5.1总线是计算机之间及计算机系统内部连接各部件的公共的信息通道。关键词:公共,通道5.2系统总线是计算机系统内部连接各部件的公共信息通道。包括数据总线、地址总线和控制总线。答案关键词:计算机系统,内部,公共,通道5.3采用标准的总线结构可以使微型计算机系统成为开放的体系结构,不仅简化了系统结构和软、硬件设计,而且有利于系统的扩充、升级和故障诊断和维修。关键词:简化,结构,便于,扩充,维修5.4总线操作一般经历四个阶段。①总线请求和仲裁阶段。主模块提出总线使用请求,总线仲裁机构确定后下放总线使用权;②寻址阶段。获得总线控制权的主模块,通过译码选中被访问的从模块;③数据传送阶段;④结束阶段。主、从模块让出总线,便于其他模块使用。关键词:请求,仲裁,寻址,传送,结束5.5同步传输是总线上的各模块严格地在时钟控制下工作的方式。半同步传输是总线上快速的从模块采用同步方式,慢速从模块可以请求延长操作时间。异步传输是进行通信的主、从模块不受统一的时钟控制,而是采用“请求”和“应答”信号来协调传输过程。关键词:时钟控制,延长时间,请求,应答简答题答案5.6总线带宽是指单位时间内总线上可传送的数据量,用每秒钟传送的字节数来表示,单位为MBps。总线位宽是指总线能同时传送的数据位数。在工作频率一定的条件下,总线的带宽与总线的位宽成正比。关键词:单位时间,数据量,MBps,数据位数5.7即插即用技术。当用户将扩充卡插入PCI系统后,系统的BIOS能根据读到的关于扩充卡的信息,结合系统实际情况,自动为扩充卡分配存储地址、端口地址、中断和某些定时信息,无需用户干预。关键词:即插即用,自动5.8ALU是算术逻辑运算单元,是运算器的核心部件。关键词:算术逻辑运算单元5.9所有的部件都连接到同一条总线上,同一时间只能有一个数据通过总线在各部件之间传输的总线结构。进行一次双操作数的运算,须分两次来完成操作数向ALU的输入,因此需要A、B两个锁存器来暂时存放将要参加运算的操作数。关键词:一条总线,输入,锁存器5.10采用两条总线来传送操作数的总线结构。两个操作数可同时送至ALU进行运算,但ALU的运算结果必须通过缓冲器再送到总线上。关键词:两条总线,结果,缓冲5.11采用两条总线来传送操作数,专用第三条总线用来传送运算结果的总线结构。只要ALU的运算速度足够快,算术/逻辑运算就可以一步完成。关键词:三条总线5.12RAM是半导体随机存储器,是一种按地址进行存取操作的存储器,存取时间与存储单元的物理位置无关。属于易失性存储器,掉电时存储的信息全部清除。关键词:随机存储器,按地址存取,易失性5.13DRAM是动态随机存储器,是一种利用电容充电的原理存储信息的。由于电容有漏电,所以需要定时刷新。关键词:动态随机存储器,电容,刷新5.14Cache是高速缓冲存储器,是一种介于主存和CPU之间的容量比主存小,速度比主存快的存储器。引入Cache的主要目的是为了解决主存和CPU之间数据传输时的速度不匹配问题。关键词:高速缓冲存储器,容量小,速度快,解决,速度不匹配5.15Cache的容量比主存小,其内容只是主存内容的一个子集。Cache与主存间的数据交换是以块为单位进行的,一个Cache块对应多个主存块。为了把信息放到Cache存储器中,必须应用某种函数把主存地址映像到Cache,称作地址映像。关键词:主存地址,映像到Cache5.16主存中的任意一块可以装入Cache中的任意块位置的地址映像方式。映像方式灵活,但比较电路复杂,实现困难。关键词:主存任意块,Cache任意块位置5.17主存中的一个块只能装入到Cache中的一个特定块位置上去的地址映像方式。直接映像方式把主存简答题答案分成若干页,每一页与整个Cache的大小相同,每页的块数与Cache的块数相等,只能把内存各页中的块按相对块号(偏移量)映像到Cache中相同块号的特定块位置。电路简单,但映像方式不灵活。关键词:主存块,Cache,相对块号相同位置5.18将Cache分成u组,每组v块。主存先按Cache的大小分页,每页再对应地分成若干与Cache组大小相同的组。从主存组到Cache组之间采用直接映像方式,而两个对应的组内部采用全相联映像方式。兼顾了直接相联映像和全相联映像的优点。关键词:Cache分组,主存分页,分组,组间直接映像,组内全相联映像5.19由于Cache的容量比主存小,所以Cache中的一个块位置对应多个主存块,当Cache中与主存块对应的块位置被占用或Cache中已无空闲块位置时,就要从Cache中选取一个特定块装入新的主存块,这一操作过程称替换。关键词:块位置,占用,选取特定块,装入新主存块5.20是采用Cache技术的计算机系统中CPU的写操作方式。CPU发出的写信号同时送到Cache和主存,当写Cache命中时,Cache与主存同时发生写修改。当写Cache未命中时,只能直接向主存进行写入。全写法较好地维护了Cache与主存内容的一致性。关键词:Cache,主存,同时写5.21是采用Cache技术的计算机系统中CPU的写操作方式。当CPU写Cache命中时,只修改Cache的内容,而并不立即写入主存,只有当此块被替换出时才写回主存。写回法减少了访问主存的次数。关键词:只修改Cache,替换,写回主存5.22硬盘中不同盘片相同半径的磁道组成的空心圆柱体称为柱面。硬盘的柱面数等于每个面的磁道数。关键词:相同半径,磁道,圆柱体5.23硬盘不工作时磁头停放位置的区域,通常将靠近主轴的一个内层柱面作为着陆区。关键词:硬盘,不工作,磁头停放位置5.24虚拟存储器是一种扩大用户可用存储容量的存储技术。是以主存和外存为基础,在存储器管理硬件和操作系统的存储管理软件的支持下组成的一种存储体系。关键词:扩大,用户可用存储容量,主存和外存,储器管理硬件和软件5.25①取指令。②分析指令。③执行指令。④控制程序和数据的输入与结果的输出。⑤对异常情况和某些请求的处理。关键词:取指令,分析指令,执行指令5.26①程序计数器。②指令寄存器。③指令译码器。④时序控制信号形成部件。⑤脉冲源和启停电路关键词:程序计数器,指令寄存器,指令译码器,时序部件5.27将每一条机器指令的功能,用一段微程序来实现。每段微程序由若干条微指令组成,每条微指令含有若干微命令,每个微命令完成一个微操作。执行相应的微程序就完成了对应机器指令的功能。简答题答案关键词:一条机器指令,一段微程序5.28①主存储器是计算机系统中存放程序和数据的部件,控制存储器是控制器中存放微程序主要部件。②主存储器主要由随机存储器构成,控制存储器一般用只读存储器实现。③主存储器存储单元的位数与机器字长相等,控制存储器的字长比机器字要长得多,一般为一百多位。关键词:系统部件,控制器部件,随机存储器,只读存储器,主存等于字长,控制存储器大于字长5.29微程序控制器由微指令地址形成电路、微地址寄存器、控制存储器、微指令寄存器及状态条件等部分组成。关键词:微指令地址形成电路,微地址寄存器,控制存储器,只读存储器,微指令寄存器5.30①从控制存储器中取出一条“取机器指令”的公用微指令,送微指令寄存器。执行该微指令,从主存储器中读出一条机器指令,送指令寄存器IR。②机器指令操作码经微地址形成部件形成与该指令对应的微程序入口地址,送微地址寄存器。③从控制存储器中逐条取出微指令,送微指令寄存器,执行微指令提供的微命令序列,控制有关操作。④执行完对应一条机器指令的一段微程序后,返回0号(或1号)微地址单元,读取“取机器指令”的微指令,以便取下条机器指令继续执行。关键词:取公用微指令,微地址形成,执行微指令,返回5.31程序设计中给出的,由段地址和段内偏移量构成的存储单元的地址,称为逻辑地址。由段地址和段内偏移地址两部分构成。访问存储器时使用的程序和数据在内存中的实际存储地址,称物理地址。8086系统中

1 / 8
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功