计算机组成与系统结构习题答案,上海交大陈泽宇著C1:以下哪些设备不属于冯?诺伊曼体系结构计算机的五大部件?寄存器,缓冲器适配器的作用是保证_____用计算机系统特性所要求的形式发送或接收信息。正确答案是:I/O设备1966年,Flynn从计算机体系结构的并行性能出发,按照_____的不同组织方式,把计算机系统的结构分为SISD、SIMD、MISD和MIMD四类。指令流,数据流具有相同_____的计算机,可以采用不同的_____。:计算机体系结构,计算机组成冯?诺伊曼型计算机的设计思想是_____。正确答案是:存储程序并按地址顺序执行1958年开始出现的第二代计算机,使用_____作为电子器件。晶体管在计算机系统的层次结构中,_____采用符号语言。高级语言级,汇编语言级世界上第一台通用电子数字计算机ENIAC使用_____作为电子器件电子管在计算机系统的层次结构中,属于硬件级的是_____。微程序设计级,机器语言级C2:为了提高浮点数的表示精度,当尾数不为_____时,通过修改阶码并移动小数点,使尾数域的最高有效位为_____,这称为浮点数的规格化表示。0,1在我国使用的计算机汉字操作平台中,_____字符集未收录繁体汉字。GB2312在定点_____运算中,为了判断溢出是否发生,可采用双符号位检测法。不论溢出与否,其_____符号位始终指示正确的符号。小数,最高,整数,最高在定点二进制运算器中,减法运算一般通过_____来实现。补码运算的二进制加法器在奇偶校验中,只有当数据中包含有_____个1时,偶校验位=_____。偶数,0,奇数,1奇偶校验无法检测_____个错误,更无法识别错误信息的_____。偶数,位置,偶数,内容在PC机中,若用扩展ASCII码、UnicodeUCS-2和UCS-4方法表示一个字符,则三者之间的差异为:扩展ASCII码用_____位表示,UnicodeUCS-2用_____位表示,UnicodeUCS-4用_____位表示。8,16,32为了提高浮点数的表示精度,当尾数不为_____时,通过修改阶码并移动小数点,使尾数域的最高有效位为_____,这称为浮点数的规格化表示。0,1C3:相联存储器是以______来访问存储器的。关键字,内容Cache由高速的______组成。SRAMCache存储器在产生替换时,可以采用以下替换算法:______。LFU算法,LRU算法,随机替换Cache的功能由______实现,因而对程序员是透明的。硬件MOS半导体存储器中,______的外围电路简单,速度______,但其使用的器件多,集成度不高。SRAM,快EPROM是指______。光擦可编程只读存储器虚拟地址空间的大小实际上受到______容量的限制。辅助存储器相联存储器是以______来访问存储器的。关键字,内容从CPU来看,增加Cache的目的,就是在性能上使______的平均读出时间尽可能接近Cache的读出时间。主存,内存虚拟地址由______生成。编译程序MOS半导体存储器中,______可大幅度提高集成度,但由于______操作,外围电路复杂,速度慢。DRAM,刷新虚拟存储器可看作是一个容量非常大的______存储器,有了它,用户无需考虑所编程序在______中是否放得下或放在什么位置等问题。逻辑,主存C4:存储器堆栈是由程序员设置出来作为堆栈使用的一部分______。主存储器指令的顺序寻址方式,是指下一条指令的地址由______给出。程序计数器指令格式中的______字段,用来表征指令的操作特性与功能操作码堆栈寻址方式中,设A为累加器,SP为堆栈指示器,MSP为SP指示的栈顶单元。如果进栈操作的动作顺序是(A)→MSP,(SP)-1→SP,那么出栈操作的动作顺序应为______。(SP)+1→SP,(MSP)→A指令格式就是______用二进制代码表示的结构形式。指令字指令的跳跃寻址方式,是指下一条指令的地址由本条指令直接给出,因此,______的内容必须相应改变,以便及时跟踪新的指令地址。程序计数器指令格式中的地址码字段,通常用来指定参与操作的______或其地址。操作数寄存器堆栈是______中设置的一组专门用于堆栈的寄存器。CPU一条指令中的操作数地址,可以有______个。:0,1,2,3程序控制类指令的功能是______。改变程序执行的顺序C5:为了执行任何给定的指令,必须对指令操作码进行测试,以便识别所要求的操作,CPU中的______就是完成这项工作的。指令译码器在CPU中,程序计数器用来保存______。下一条指令的地址在CPU中,跟踪指令后继地址的寄存器是______。程序计数器_____是处理操作的最基本时间单位。时钟周期广义地讲,并行性中的同时性是指两个以上事件在______发生。同一时刻奔腾CPU采用2条指令流水线,能在1个时钟周期内发射2条简单的整数指令,也可发射______条浮点指令1微程序控制器的基本思想是:将微操作控制信号按一定规则进行编码,形成______,存放到一个只读存储器里;当机器运行时,一条又一条地读出它们,从而产生全机所需要的各种操作控制信号,使相应部件执行所规定的操作。微指令中央处理器包括______。运算器,控制器,Cache取出和执行任何一条指令所需的最短时间为______个CPU周期。2CPU中的SIMD技术,其关键是在1条单独的指令中同时执行多个运算操作,以增加处理器的吞吐量。以下哪个(些)技术属于SIMD技术?MMX,SSE,SSE2,SSE3CPU的同步控制方式有时又称为______。固定时序控制方式,无应答控制方式在CPU中,指令寄存器用来保存______。当前指令当执行指令时,CPU能自动______程序计数器的内容,使其始终保持将要执行的下一条指令的主存地址,为取下一条指令做好准备。递增在CPU中,运算器的主要功能是进行______。算术运算,逻辑测试,逻辑运算C6:总线的特性包括______。物理特性,功能特性,电气特性,时间特性在总线仲裁方式中,______仲裁需要______。集中式,中央仲裁器为了解决多个主设备同时______总线______权的问题,必须具有总线仲裁部件,以某种方式选择其中一个主设备作为总线的下一次主方。竞争,控制下列各种情况中,应采用异步传输方式的是______。I/O接口与打印机交换信息当代总线是一些标准总线,追求与______无关的开发标准。技术,结构,CPU,厂家C7:在采用DMA方式高速传输数据时,数据传送是______。在DMA控制器本身发出的控制信号控制下完成的通道对CPU的请求形式是_____中断为了便于实现多级中断,保存现场信息最有效的方法是采用______。堆栈通道对CPU的请求形式是______。中断采用DMA方式传送数据时,每传送一个数据就要占用一个______时间。存储周期计算机系统的输入输出接口是______之间的交互界面。主机与外围设备C8:阵列处理机实现______级并行。指令多处理机实现______级并行。任务或过程,作业或程序从执行程序的角度看,最高等级的并行是______并行。作业级,程序级多处理机分类中,不属于紧耦合系统的是______。MPP(大规模并行处理机)阵列处理机的体系结构属于______计算机。SIMD从执行程序的角度看,最低等级的并行是______并行。指令内部