计算机组成原理(答题答案不准版)

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

1、指令周期是指(C)A、CPU从主存取出一条指令的时间B、CPU执行一条指令的时间C、CPU从主存取出一条指令加上执行这条指令的时间D、时钟周期时间2、以下四种类型指令中,执行时间最长的是(D)A、RR型B、RS型C、SS型D、程序控制指令3、某DRAM芯片,其存储容量为512k*8位,该芯片的地址线和数据线数目为(D)A、8,512B、512,8C、18,8D、19,84、某DRAM芯片,其存储容量为64k*16位,该芯片的地址线和数据线数目为(D)A64,16B16,64C64,8D16,165、描述PCI总线中基本概念不正确的句子是(C)AHOST总线不仅连接主存,还可以连接多个CPUBPCI总线体系中有三种桥,它们都是PCI设备C以桥连接实现的PCI总线结构不允许多条总线并行工作D桥的作用可使所有的存取都按CPU的需要出现在总线上6、若[X]补=11010011,则X的十进制数真值是(B)A.71B.-45C.65D.-637、存贮单元是指(B)A.存放一个二进制信息的存贮元B.存放一个机器字的所有存贮元集合C.存放一个字节的所有存贮元集合D.存放两个字节的所有存贮元集合8、以下叙述中正确描述的句子是(A)A.同一个CPU周期中,可以并行执行的微操作叫相容性微操作B.同一个CPU周期中,不可以并行执行的微操作叫相容性微操作C.同一个CPU周期中,可以并行执行的微操作叫相斥性微操作9、寄存器间接寻址方式中,操作数处在(B)A.通用寄存器B.主存单元C.程序计数器D.堆栈10、如果浮点数尾数用补码表示,则判断下列哪一项的运算结果是规格化数(C)A.1.11000B.0.01110C.1.00010D.0.0101011、CRT的分辨率为1024*1024像素,像素颜色数为256,则刷新存储器的容量是(B)A.512KBB.1MBC.256KBD.2MB12、计算机的外围设备是指(D)A.输入/输出设备B.外存储器C.远程通信设备D.除了CPU和内存以外的其它设备13、计算机系统中的存贮器系统是指(D)A.RAM存贮器B.ROM存贮器C.主存贮器D.cache、主存贮器和外存贮器14、下列数中最大的数是(A)A.(10011001)2B.(227)8C.(98)16D.(152)1015、为确定下一条微指令的地址,通常采用断定方式,其基本思想是(C)A.用程序计数器PC来产生后继微指令地址B.用微程序计数器uPC来产生后继微指令地址C.通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制后继微指令地址D.通过指令中指定一个专门字段来控制产生后继微指令地址16、某计算机字长32位,其存储容量为4MB,若按半字编址,它的寻址范围是(B)A.0—4MBB.0—2MBC.0—2MD.0—1MB17、主存贮器和CPU之间增加cache的目的是(A)A.解决CPU和主存之间的速度匹配问题B.扩大主存贮器的容量C.扩大CPU中通用寄存器的数量D.扩大外存的容量18、采用串行接口进行7位ASCLL码传送,带有1位奇校验位,1位起始位和1位停止位,当字符传送速率为500字符/s时,波特率为(A)A.5000波特B.9000波特C.1000波特D.4800波特19、在集中式仲裁中,__B__方式响应时间最快,__A__方式对__C__最敏感A.菊花链方式B.独立请求方式C.电路故障D.计数器定时查询方式20、设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为(A)A.EA=(X)+DB.EA=(X)+(D)C.EA=((X)+D)D.EA=((X)+(D))21、中断向量地址是(B)A.子程序入口地址B.中断服务例行程序入口地址C.中断服务例行程序入口地址的指示器D.中断返回地址22、对计算机的软、硬件资源进行管理的是(A)A.操作系统B.数据库管理系统C.语言处理系统D.用户程序23、以下有关RISC的描述中,正确的是(A)A.RISC的主要目标是减少指令数,提高指令执行效率B.为了实现兼容,新设计的RISC,是从原来CISC系统的指令系统中挑选一部分实现的C.采用RISC技术后,计算机的体系结构又恢复到早期的比较简单的情况D.RISC设有乘、除法指令和浮点运算指令24、__D__表示法主要用于表示浮点数中的阶码A.原码B.补码C.反码D.移码1、计算机系统中的存储器分为__内存__和___外存___。在CPU执行程序时,必须将指令存放在__内存__中。2、总线仲裁部件通过采用__集中式__策略或___分布式___策略,选择其中一个主设备作为总线的下一次主方,接管__总线__。3、当代流行的标准总线追求与__结构__、__CPU__、__技术__无关的开发标准。4、Cache是一种__高速缓冲__存储器,是为了解决CPU和主存之间__速度__不匹配而采用的一项重要硬件技术,现发展为多级cache体系,指令cache_与__数据cache__分设体系。5、计算机系统中,下列部件都能够存储信息:①主存②CPU内的通用寄存器③cache④磁带⑤磁盘。按照CPU存取速度排列,由快到慢依次为__②CPU③cache①主存⑤磁盘④磁带__,其中,内存包括__①③__,属于外存的是___④⑤____。6、一般来讲,取值周期中从内存读出的信息流是__指令流__,一定送往___指令___寄存器;在执行周期中从内存读出的信息流是__数据流__。7、一个完整的指令系统应包含__数据__类指令,____算术____类指令,___逻辑___类指令,程序控制类指令,I/O类指令,字符串类指令,系统控制类指令。8、PCI是一个与处理器无关的__高速外围总线__,它采用___同步___时序协议和__集中__式仲裁策略。9、根据操作数所在位置,操作数在寄存器中为___寄存器___寻址方式;操作数地址在寄存器,为__间接__寻址方式;操作数在指令中,为___立即___寻址方式。10、计算机硬件包括___存储器___,__控制器__,__运算器__,适配器,输入/输出设备。11、存储器的技术指标是__容量__,__存取时间__,__存取周期__和存储器带宽。12、用16K*8位EPROM芯片组成128K*32位的只读存储器,则数据寄存器器__32__位,地址寄存器__17__位,共需EPROM芯片__32__个。13、主存与cache的地址映射有全相联映射、直接映射、组相联映射三种方式。1、指令和数据均存放在内存中,计算机如何从时间和空间上区分它们是指令还是数据取指周期中从内存读出的信息流是指令流而在执行器周期中从内存读出的信息流是数据流2、什么是指令周期?什么是机器周期?什么是时钟周期?三者之间的关系如何?答:指令周期:取出一条指令并且执行这条指令的时间;机器周期:又称cpu周期,cpu一次访问内存的时间,通常用内存中读取一个指令字的最短时间来规定CPU周期时钟周期:处理操作的最基本单位。(CPU的主频)指令周期、机器周期和时钟周期之间的关系:指令周期通常用若干个机器周期表示,而机器周期时间又包含有若干个时钟周期。3、PCI总线中,三种桥的名称是什么?桥的功能是什么?PCI总线上有HOST桥、PCI/LAGACY总线桥、PCI/PCI桥。桥在PCI总线体系结构中起着重要作用,它连接两条总线,使彼此间相互通信。桥是一个总线转换部件,可以把一条总线的地址空间映射到另一条总线的地址空间上,从而使系统中任意一个总线主设备都能看到同样的一份地址表。桥可以实现总线间的猝发式传送,可使所有的存取都按CPU的需要出现在总线上。由上可见,以桥连接实现的PCI总线结构具有很好的扩充性和兼容性,允许多条总线并行工作。4、在寄存器-寄存器型,寄存器-存储器型,和存储器-存储器型,三类指令中,哪类指令的执行时间最长?哪类指令的执行时间最短?依据是什么?答:存储器-存储器型时间最长,寄存器-寄存器型时间最短,因为前者要两次访问内存,而后者不用访问内存!5、简述cache的基本原理。Cache1.CPU与CacheCache与主存之间的数据交换是以块为单位。一个块由通常若干定长的字组成。2.因此Cache的基本原理是当CPU要读取Cache和主存。此时Cache控制逻CacheCPUCPU若非则用主存读周期把此字从主存读出送到CPU与此同时把含有这个字数据块从主存读出并装入到Cache中Cache中较旧的内容块替换掉。这种替换控制由始终管理Cache使用情况的硬件逻辑电路来实现最常用的替换算法为LRU6、通常,计算机中的基本逻辑运算是哪4种若某控制字有8位(D7-D0),现要使D6D4D2D0保持不变,其余各位清0,问如何实现答:与、或、非、异或,和01010101相‘与’7、已知某8位机的主存采用半导体存储器,地址码为18位,采用4KX4位的SRAM芯片组成该机所允许的最大主存空间,并选用模块条形式,问:a,每个模块条为32KX8位,共需几个模块条?(182*8)/(32k*8)=8(个)b,每个模块条内有多少片RAM芯片?(152/122)*(8位/4位)=16即(32KX8)/4KX4=16(片)c,主存共需多少RAM芯片?4*16=64(片)8、什么是刷新?刷新操作有哪两种方式,各有什么特点?刷新:对DRAM定期进行的全部重写过程;集中式刷新、分布式刷新集中式刷新:DRAM的所有行在每一个刷新周期中都被刷新分布式刷新:每一行的刷新插入到正常的读、写周期之中9、求十进制-113的原码表示,反码表示,补码表示(用8位二进制表示,并设最高位为符号位,真值为7位)原码:11110001反码:10001110补码:100011111、执行一段程序时,cache完成存取的次数为3800次,主存完成存取次数为200次,已知cache存取周期为50ns,主存为250ns,求主存系统的效率和平均访问时间。h=95.020038003800mNNNCCnsnsetthrrensnsttCacm60833.0/50%3.8395.0*)51(51)1(1550250r平均访问时间60ns效率83.3%指令格式如下所示,OP为操作码字段,试分析指令格式特点。3126252221181716150OP源寄存器变址寄存器偏移量(1)双字长二地址指令(2)操作字段op为6位,可以指定64钟操作(指令)(3)一个操作数在源寄存器(共4个),另一个操作数在存储器中(由变址寄存器和位移量决定),所以是RS型指令2、某计算机字长32位,有16个通用寄存器,主存容量为1M字,采用单字长二地址指令,共有64条指令,试采用四种指令方式(寄存器,直接,变址,相对)设计指令格式。3、用32KX16位EEPROM芯片组成128KX16位的只读存储器。问:(1)数据寄存器和地址寄存器各多少位?共需多少个EEPROM芯片?数据寄存器16位,地址寄存器17位共需要4个(2)画出此存储器组成框图。4、参见课本P140的数据通路,画出指令“STA,R1(R2)”的指令周期流程图,其含义是将寄存器R1的内容传送至(R2)地址的单元中,标出各微操作信号序列。5、存储器容量为128M,字长为64位,模块数m=8,分别用顺序方式和交叉方式进行组织。存储周期T=200ns,数据总线宽度为64位,总线周期为t=50ns,问顺序存储器和交叉存储器的带宽各是多少?顺序存储器和交叉存储器连续读出m=8个字的信息总量是:64*8=512位顺序存储器和交叉存储器连续读出m=8个字的时间分别是:t1=mT=8*200ns=1600nst2=T+(m-1)t=200ns+7*50ns=550ns所以带宽分别为;W1=q/t1=512/(1600*10-9)=32*107(位/秒)W2=q/t2=512/(550*10-9)=93.1*107(位/秒)6、将十进制数-15/64表示成IEEE754标准的32位浮点规格化数。-15/64=-0.001111=-1.111*2-3E=-3+127

1 / 6
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功