计算机组成原理-练习题

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

第一章1、有些计算机将一部分软件永远地存于ROM中,称为(B)A、硬件B、固件C、软件D、辅助存储器2、以下说法错误的是(D)A、硬盘是外部设备B、软件的功能与硬件的功能在逻辑上是等效的C、硬件实现的功能一般比软件实现具有更高的执行速度D、软件的功能不能用硬件取代3、冯●诺依曼计算机工作方式的基本特点是(C)A、采用存储程序原理B、控制流驱动方式C、按地址访问并顺序执行指令D、存储器按内容选择地址4、下列描述中,正确的是(D)A、控制器能理解、解释并执行所有的指令以及存储结果B、所有的数据运算都在CPU的控制器中完成C、ALU可存放运算结果D、输入、输出装置以及外界的辅助存储器称为外部设备5、完整的计算机系统应该包括(D)A、运算器、存储器、控制器B、外部设备和主机C、主机和应用程序D、主机、外部设备、配套的软件系统6、CPU中不包括(C)A、操作译码器B、指令寄存器C、地址译码器D、通用寄存器7、在计算机系统中,表明系统运行状态的部件是(C)A、程序计数器B、指令寄存器C、程序状态字D、累加寄存器8、指令寄存器的位数取决于(B)A、存储器的容量B、指令字长C、机器字长D、存储字长9、在下列部件中,CPU存取速度由慢到快的排列顺序正确的是(A)A、外存、主存、Cache、寄存器B、外存、主存、寄存器、CacheC、外存、Cache、寄存器、主存D、主存、Cache、寄存器、外存10、存放当前执行指令的寄存器是(A),存放欲执行指令地址的寄存器是(C)A、程序计数器B、数据寄存器C、指令寄存器D、地址寄存器11、计算机硬件能够直接识别的语言是(D)A、高级语言B、自然语言C、汇编语言D、机器语言12、计算机执行最快的语言是(C)。A、汇编语言B、C语言C、机器语言D、Java语言13、只有当程序需要执行时,它才会去将源程序翻译成机器语言,而且一次只能读取、翻译并执行源程序中的一行语句,此程序称为(C)。A、目标程序B、编译程序C、解释程序D、汇编程序14、32位个人计算机中,一个字节由(B)位组成。A、4B、8C、16D、3215、CPU中的译码器主要用于(B)A、地址译码B、指令译码C、数据译码D、控制信号译码16、计算机系统采用层次化结构组成系统,从最上层的最终用户到最底层的计算机硬件,其层次化构成为(C)A、高级语言机器—操作系统机器—汇编语言机器—传统机器——微程序系统B、高级语言机器—操作系统机器—传统机器—汇编语言机器——微程序系统C、高级语言机器—汇编语言机器—操作系统机器—传统机器——微程序系统D、高级语言机器—汇编语言机器—传统机器—操作系统机器——微程序系统第二章1、为了表示无符号十进制整数,下列哪些是合法的8421BCD码(C)Ⅰ.01111001Ⅱ.11010110Ⅲ.00001100Ⅳ.10000101A、Ⅰ,ⅡB、Ⅱ,ⅢC、Ⅰ,ⅣD、Ⅰ,Ⅱ,Ⅲ2、计算机中表示地址时,采用(D)。A、原码B、补码C、移码D、无符号数3、在整数定点机中,下列说法正确的是(B)A、原码和反码不能表示-1,补码可以表示-1B、3种机器数均可表示-1C、原码和补码不能表示-1,反码可以表示-1D、都不能表示-14、下列说法正确的是(B)A、当机器数采用补码表示时,0有两种编码方式B、当机器数采用原码表示时,0有两种编码方式C、当机器数采用反码表示时,0有一种编码方式D、无论机器数采用何种码表示,0都有两种编码方式5、假设机器字长为16位,用定点补码小数(一位符号位)表示时,一个字能表示的范围是(D)A、0~(1-2-15)B、-(1-2-15)~(1-2-15)C、-1~1D、-1~(1-2-15)6、某机器字长为8位,采用原码表示法(一位符号位),则机器数所能表示的范围是(C)A、-127~+127B、-127~+128C、-127~+127D、-128~+1287、定点补码加法运算中,(B)时表明运算结果必定发生了溢出。A、双符号位相同B、双符号位不同C、正负相加D、两个负数相加8、[X]补=1.X1X2X3X4,当满足下列(A)时,X-1/2成立。A、X1必须为1,X2~X4至少有一个为1B、X1必须为1,X2~X4任意C、X1必须为0,X2~X4至少有一个为1D、X1必须为0,X2~X4任意9、设X为整数,[X]补=1,X1X2X3X4X5,若要X-16,X1~X5应满足的条件是(D)A、X2~X5至少有一个为1B、X1必须为1,X2~X5至少有一个为1C、X1必须为0,X2~X5至少有一个为1D、X1必须为0,X2~X5任意10、假设有4个整数用8位补码分别表示,r1=FEH,r2=F2H,r3=90H,r4=F8H,若将运算结果存放在一个8位寄存器中,则下列运算会发生溢出的是(B)A、r1×r2B、r2×r3C、r1×r4D、r2×r411、假设寄存器的内容为00000000,若它等于-128,则该机器采用了(D)A、原码B、补码C、反码D、移码12、在定点机中执行算术运算时会产生溢出,其根本原因是(B)A、主存容量不够B、运算结果无法表示C、操作数地址过大D、栈溢出13、当定点运算发生溢出时,应(D)A、向左规格化B、向右规格化C、舍入处理D、发出出错信息14、若浮点数用补码表示,则判断运算结果为规格化数的方法是(C)A、阶符与数符相同,则为规格化数B、小数点后第一位为1,则为规格化数C、数符与小数点后第一位数字相异,则为规格化数D、数符与小数点后第一位数字相同,则为规格化数15、在浮点机中,判断原码规格化的形式的原则是(B)A、尾数的符号位与第一数位不同B、尾数第一数位为1,数符任意C、尾数的符号位与第一位相同D、阶符与数符不同16、在浮点机中,(D)是隐藏的。A、阶码B、数符C、尾数D、基数17、关于浮点数在IEEE754标准中的规定,下列说法中错误的是(C)Ⅰ.浮点数可以表示正无穷大和负无穷大两个值Ⅱ.如果需要,也允许使用非格式化的浮点数Ⅲ.对任何形式的浮点数都要求使用隐藏位技术Ⅳ.对32为浮点数的阶码采用了偏移值为127的移码表示,尾数用原码表示A、Ⅰ,ⅢB、Ⅱ,ⅢC、只有ⅢD、Ⅰ,Ⅲ,Ⅳ18、float型数据通常用IEEE754标准中的单精度浮点格式表示。如果编译器将float型变量X分配在一个32为浮点寄存器FR1中,且X=-8.25,则FR1的内容是(A)A、C1040000HB、C2420000HC、C1840000HD、C1C20000H19、float类型(IEEE754单精度浮点数格式)能表示的最大正整数是(D)A、2126-2103B、2127-2104C、2127-2103D、2128-210420、算术逻辑单元(ALU)的功能一般包括(C)A、算术运算B、逻辑运算C、算术运算和逻辑运算D、加法运算21、加法器采用先行进位的根本目的是(B)A、优化加法器的结构B、快速传递进位信号C、增强加法器的功能D、以上都不是22、组成一个运算器需要多个部件,但下列所列(D)不是组成运算器的部件。A、通用寄存器组B、数据总线C、ALUD、地址寄存器23、串行运算器结构简单,其运算规律是(C)A、由低位到高位先行进行进位运算B、由低位到高位先行进行借位运算C、由低位到高位逐位运算D、由高位到低位逐位运算24、ALU属于(C)A、时序电路B、控制器C、组合逻辑电路D、寄存器第三章1、下述说法正确的是(D)Ⅰ.半导体RAM信息可读可写,且断电后仍能保持记忆Ⅱ.动态RAM是易失性RAM,而静态RAM中的存储信息是不易失的Ⅲ.半导体RAM是易失性RAM,但只要电源不断电,所存信息是不丢失的Ⅳ.半导体RAM是非易失性的RAMA、Ⅰ,ⅡB、只有ⅢC、Ⅱ、ⅣD、全错2、半导体静态存储器(SRAM)的存储原理是(A)A、依靠双稳态电路B、依靠定时刷新C、依靠读后再生D、信息不再变化3、下面描述错误的是(C)A、随机存储器可随时存取信息,掉电后信息丢失B、在访问随机存储器是,访问时间与单元的物理位置无关C、主存储器中存储的信息均是不可改变的D、随机存储器和只读存储器可以统一编址4、在对破坏性读出的存储器进行读/写操作时,为维持原存信息不变,必须辅以的操作是(B)A、刷新B、再生C、写保护D、主存校验5、在CPU执行一段程序的过程中,Cache的存取次数为4600次,由主存完成的存取次数为400次。若Cache的存取时间为5ns,主存的存取时间为25ns,则CPU的平均访问时间为(B)ns。A、5.4B、6.6C、8.8D、9.26、若主存读/写时间为30ns,Cache的读/写时间为3ns,平均读/写时间为3.27ns,则Cache的命中率为(D)。A、90%B、95%C、97%D、99%7、某SRAM芯片,其容量为512×8位,除电源和接地端外,该芯片引出线的最小数目应该是(D)A、23B、25C、50D、198、某机器的主存储器共32KB,由16片16K×1位(内部采用128×128存储阵列)的DRAM芯片构成。若采用集中式刷新方式,且刷新周期为2ms,那么所有存储单元刷新一遍需要()个存储周期。A、128B、256C、1024D、163849、某机器字长为32位,存储容量64MB,若按字编址,它的寻址范围是(C)A、8MB、16MBC、16MD、8MB10、采用八体并行低位交叉存储器,设每个体的存储容量为32K×16位,存取周期为400ns,下述说法正确的是(A)A、在400ns内,存储器可向CPU提供27位二进制信息B、在100ns内,每个体可向CPU提供27位二进制信息C、在400ns内,存储器可向CPU提供28位二进制信息D、在100ns内,每个体可向CPU提供28位二进制信息11、双端口存储器之所以能高速进行读/写,是因为采用(C)A、新型器件B、流水技术C、两套相互独立的读/写电路D、高速芯片12、关于Cache的3中基本映射方式,下面叙述中错误的是(D)A、Cache的地址映射有全相联、直接、多路组相联等3种基本映射方式B、全相映射方式,即主存单元与Cache单元随意对应,线路过于复杂,成本太高C、多路组相联映射是全相联映射和直接映射的一种折中方案,有利于提高命中率D、直接映射是全相联映射和组相联映射的一种折中方案,有利于提高命中率13、主存按字节编址,地址从0A4000H到0CBFFFH,共有()字节;若用存储容量为32K×8位的存储芯片构成该主存,至少需要(C)片。A、80K,2B、96K,2C、160K,5D、192K,514、一般来讲,直接映射常用在(B)A、小容量高速CacheB、大容量高速CacheC、小容量低速CacheD、大容量低速Cache15、存储器采用部分译码法片选时,(C)A、不需要地址译码器B、不能充分利用存储器空间C、会产生地址重叠D、CPU的地址线全参与译码16、地址线A15~A0(低),若选取用16K×1位存储芯片构成64KB存储器,则应由地址码(A)译码产生片选信号。A、A15、A14B、A0、A1C、A14、A13D、A1、A217、如果一个存储单元被访问,那么可能这个存储单元会很快地被再次访问,这称为(A)A、时间局部性B、空间局部性C、程序局部性D、数据局部性18、为了解决CPU与主存速度不匹配的问题,通常采用的方法是(B)A、采用速度更快的主存B、在CPU和主存之间插入少量的高速缓冲存储器C、在CPU周期中插入等待周期D、扩大主存的容量19、下面关于计算机Cache的论述中,正确的是(C)A、Cache是一种介于主存和辅存之间的存储器,用于主存和辅存之间的缓冲存储B、如果访问Cache不命中,则用从内存中取到的字节代替Cache中最近访问过的字节C、Cache的命中率必须很高,一般要达到90%以上D、Cache中的信息必须与主存中的信息时刻保持一致20、容量为64块的Cache采用组相联映射方式,字块大小为128个字,每4块为一组。如果主存为4K块,且按字编址,那么主存地址和主存标记的位数分别是(D)A、16,6B、17,6C、18,8D、

1 / 10
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功