组成原理复习题2

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

1、在小型或微型计算机里,普遍采用的字符编码是_D_____。A.BCD码B.16进制C.格雷码D.ASCⅡ码2、以下四种类型指令中,执行时间最长的是_C_____。A.RR型B.RS型C.SS型D.程序控制指令3、下列_D_____属于应用软件。A.操作系统B.编译系统C.连接程序D.文本处理4、某单片机的系统程序,不允许用户在执行时改变,则可以选用___B___作为存储芯片。A.SRAMB.闪速存储器C.cacheD.辅助存储器5、设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为__A____。A.EA=(X)+DB.EA=(X)+(D)C.EA=((X)+D)D.EA=((X)+(D))6、在指令的地址字段中,直接指出操作数本身的寻址方式,称为__B____。A.隐含寻址B.立即寻址C.寄存器寻址D.直接寻址7、下述I/O控制方式中,主要由程序实现的是_B_____。A.PPU(外围处理机)方式B.中断方式C.DMA方式D.通道方式8、系统总线中地址线的功能是__D____。A.用于选择主存单元地址B.用于选择进行信息传输的设备C.用于选择外存地址D.用于指定主存和I/O设备接口电路的地址9、冯.诺依曼机工作方式的基本特点是B______。A.多指令流单数据流B.按地址访问并顺序执行指令C.堆栈操作D.存储器按内容选择地址10、指令的寻址方式有顺序和跳跃两种方式,采用跳跃寻址方式,可以实现__D____。A.堆栈寻址B.程序的条件转移C.程序的无条件转移D.程序的条件转移成无条件转移11、堆栈寻址方式中,没A为累加器,SP为堆栈指示器,Msp为SP指示的栈顶单元。如果进栈操作的动作顺序是(A)Msp,(SP)-1→SP,那么出栈操作应为_B_____。A.(Msp)→A,(SP)+1→SPB.(SP)+1→SP,(Msp)→AC.(SP)-1→SP,(Msp)→AD.(Msp)→A,(SP)-1→SP12、二地址指令中,操作数的物理位置不可能采取的结构是_____D_。A.寄存器—寄存器B.寄存器—存储器C.存储器¬—存储器D.寄存器—锁存器13、多总线结构的计算机系统,采用____A__方法,对提高系统的吞吐率最有效。A.多端口存储器B.提高主存的速度C.交叉编址多模存储器D.高速缓冲存储器14、和具有m个并行部件的处理器相比,一个m段流水线处理器___A___。A.具备同等水平的吞吐能力B.不具备同等水平的吞吐能力C.吞吐能力大于前者的吞吐能力D.吞吐能力小于前者的吞吐能力15、描述当代流行总线结构中,基本概念表述正确的句子是___B___。A.当代流行总线结构不是标准总线B.当代总线结构中,CPU和它私有的cache一起作为一个模块与总线相连C.系统中只允许有一个这样的CPU模块D.总线是处理器引脚的延伸16、描述流水CPU基本概念中,正确表述的句子是_A____。A.流水CPU是一种非常经济而实用的时间并行技术B.流水CPU是以空间并行性为原理构造的处理器C.流水CPU一定是多媒体CPUD.流水CPU一定是RISC机器17、下面描述RISC指令系统中基本概念不正确的句子是_C_____。A.选取使用频率高的一些简单指令,指令条数少B.指令长度固定C.指令格式种类多,寻址方式种类多D.只有取数/存数指令访问存储器18、多媒体CPU是指_B____。A.以时间并行性为原理构造的处理器B.带有MMX技术的处理器,适合于图像处理C.精简指令系统的处理器D.拥有以上所有特点的处理器19、硬布线控制器是一种___B__。A.用微程序技术设计的控制器B.由门电路和触发器构成的复杂树形网络所形成的逻辑电路C.用存储逻辑技术设计的控制器D.用微程序技术和存储逻辑技术设计的控制器20、CRT的分辨率额为1024×1024,颜色深度为8位,则刷新存储器的存储容量是___B___。A.2MBB.1MBC.8MBD.1024B21、下面是关于解释程序和编译程序的论述,其中正确的一条是C__________A、编译程序和解释程序均能产生目标程序B、编译程序和解释程序均不能产生目标程序C、编译程序能产生目标程序而解释程序则不能D、编译程序不能产生目标程序而解释程序能22、下列关于存储器的叙述中正确的是_____C__A、CPu能直接访问存储在内存中的数据,也能直接访问存储在外存中的数据B、CPU不能直接访问存储在内存中的数据,能直接访问存储在外存中的数据C、CPU只能直接访问存储在内存中的数据,不能直接访问存储在外存中的数据D、CPU既不能直接访问存储在内存中的数据,也不能直接访问存储在外存中的数据23、CPU的地址总线16根(A15–A0,A0是低位),双向数据总线16根(D15-D0),控制总线中与主存有关的信号有\MREQ(允许访存,低电平有效),R/W(高电平读命令,低电平写命令)。主存地址空间分配如下:0~8191为系统程序区,由EEPROM芯片组成,从8192~40959地址空间为用户程序区,从40960~45055地址空间为保留区。上述地址为10进制,按字编址。现有如下芯片:EEPROM:8K*16位(控制端仅有CS(电平有效)),16位*8位SRAM:16K*1位,2K*8位,4K*16位,8K*16位请从上述芯片中选择芯片设计该计算机主存储器,画出主存逻辑框图,注意画选片逻辑(可选用门电路及译码器)。解:由题知主存中系统程序区为8K,用户程序区为32K,保留区为4K。系统程序区和用户程序区都应选择8K*16位芯片。

1 / 3
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功