计算机组成原理模拟试题

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

第1页共3页一、单项选择题(每小题2分,共30分)1、计算机经历了从器件角度划分的五代发展历程,但从系统结构上来看,至今绝大多数计算机仍属于【D】型计算机。A实时处理B智能化C并行D冯.诺依曼2、下列表达式中正确的运算结果为【】。A(10101)2×(2)10=(20202)2B(10101)3×(2)10=(20202)3C(10101)3×(3)10=(30303)3D(101010)3-(20202)3=(11011)33、算术/逻辑运算单元74181ALU可完成【】。A16种算术运算功能B16种逻辑运算功能C16种算术运算功能和16种逻辑运算功能D4位乘法运算和除法运算功能4、某计算机字长为32位,其存储容量为16MB,若按半字编址,它的寻址范围是【】。A0-16MB0-8MC0-8MBD0-16MB5、程序控制类指令的功能是【】。A进行算术运算和逻辑运算B进行主存与CPU之间的数据传送C进行CPU和I/O设备之间的数据传送D改变程序执行的顺序6、计算机中的定点数运算可能产生溢出的是【】。A同号的数相加B异号的数相减C同号的数相减DA和B7、带有处理器的设备一般称为【】设备。A交互式B智能化C远程通信D过程控制8、系统总线中控制线的功能是【】。A提供主存、I/O接口设备的控制信号和响应信号B提供数据信息C提供时序信号D提供主存、I/O接口设备的响应信号9、计算机的外围设备是指【】。A输入/输出设备B外存储器C远程通信设备D除了CPU和内存以外的其它设备10、下列描述流水CPU基本概念正确的句子是【】。A流水CPU是以空间并行性为原理构造的处理器B流水CPU一定是RISC机器C流水CPU一定是多媒体CPUD流水CPU是一种非常经济而实用的时间并行技术11、堆栈寻址方式中,设A为通用寄存器,SP为堆栈指示器,MSP为SP指示器的栈顶单元,如果入栈操作的动作是:(A)→MSP,(SP)-1→SP,那么出栈操作的动作应为【】。A(MSP)→A,(SP)+1→SPB(SP)+1→SP,(MSP)→AC(SP)-1→SP,(MSP)→AD(MSP)→A,(SP)-1→SP12、多总线结构的计算机系统,采用【】方法,对提高系统的吞吐能力最有效。A多端口存储器B提高主存的速度C多模块交叉编址存储器D高速缓冲存储器13、下列外存储器,采用顺序存取方式的是【】。A磁盘B磁带C光盘Dflash盘14、存储单元是指【】。A存放一个二进制信息位的存储元B存放一个机器字的所有存储元集合C存放一个字节的所有存储元集合D存放两个字节的所有存储元集合15、中断响应的时间是【】。A一条指令执行结束B一次I/O操作结束C机器内部发生故障D一次DMA操作结束第2页共3页二、填空题(填空时注意用词的准确性和专业性,每空1分,共20分)1、计算机软件包括(1)和(2)。2、逻辑函数F=DCBCABA的最简表达式是(3)。3、已知[X]原=1.0101,则[X]反=(4),[X]补=(5)。4、主存储器的主要性能指标是存储容量、(6)和(7)。5、RISC的中文名称是(8),CISC的中文名称是(9)。6、指令的执行通常包括三个步骤,分别是(10)、(11)和(12)。7、CACHE的地址映像方式包括直接映像、(13)和(14)。8、CRT的分辨率为1024×1024像素,像素的颜色数为256,则视频存储器的容量最小为(15)。9、主机与外设之间的数据传送控制方式有(16)、(17)、(18)、通道控制方式以及外围处理机方式。10、按照指令流和数据流的数量,可以将计算机系统分为(19)、(20)、多指令流单数据流计算机系统和多指令流多数据流计算机系统。三、简答题(每题3分,共12分)1、写出计算机硬件系统的五大组成部分,并简要描述各自的功能。2、写出计算机存储系统的层次结构,并简要说明各自的特点。3、按照控制器的组成不同,可以将控制器化分为哪两种?并简要分析他们的异同。4、什么是中断?简要描述中断处理过程。(可以画流程图回答)四、应用题(每题4分,共8分)1、已知半加器的功能表如下,试画出半加器的逻辑图。(其中Xn和Yn表示参与运算的两个二进制数位,Hn表示对应当前位的和)XnYnHn0010011101102、已知[x]补=X0.X1X2X3X4,试求[21x]补,[41x]补,[-x]补。五、计算与综合题(每题15分,共30分)1、已知X=-0.1101,Y=0.1011,试用补码乘法中的比较法计算X×Y的值。(要求写出计算过程15分)2、某机器中,已知配有一个地址空间为(0000—1FFF)16的ROM区域,现在用一个SRAM芯片(8K×8位)形成一个16K×16位的ROM区域,终止地址为(FFFF)16。假设SRAM芯片有CS和WE控制端,CPU地址总线A15——A0,数据总线为D15——D0,控制信号为R/W(读/写)。要求:(1)满足已知条件的存储器,画出地址码方案。(2)画出ROM与RAM同CPU连接图。3、CPU结构如下图所示,其中有一个累加寄存器AC,一个状态条件寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。(1)标明图中四个寄存器的名称。(2)简述指令从主存取到控制器的数据通路。第3页共3页(3)简述数据在运算器和主存之间进行存/取访问的数据通路。

1 / 3
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功