1计算机组成原理一、单项选择题(每小题1.5分,共30分)1.下列选项中的英文缩写均为总线标准的是:A.PCI,IR,USB,EISAB.ISA,CPU,VESA,EISAC.ISA,SCSI,RAM,MIPSD.ISA,EISA,PCI,PCI-Express2.某程序执行过程中CPU访问存储器1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是:A.5%B.9.5%C.50%D.95%3.存储单元是指:A.存放一个二进制信息位的存储元B.存放一个字节的所有存储元集合C.存放一个机器字的所有存储元集合D.存放两个字节的所有存储元集合4.在CPU中跟踪指令后继地址的寄存器是:A.MARB.PCC.IRD.PSW5.存放微程序的存储器称为:A.高速缓冲存储器B.控制存储器C.虚拟存储器D.主存储器6.下面说法正确的是:A.半导体RAM信息可读可写,且断电后仍能保持记忆B.半导体RAM属挥发性存储器,而静态的RAM存储信息是非挥发性的C.静态RAM、动态RAM都属挥发性存储器,断电后存储的信息将消失D.ROM不用刷新,且集成度比动态RAM高,断电后存储的信息将消失7.若某数x的真值为-0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是()码:A.原B.补C.反D.移8.下列数中为八进制数的是:A.101001BB.52QC.29DD.233H29.计算机操作的最小时间单位是:A.时钟周期B.指令周期C.CPU周期D.微指令周期10.控制器、运算器和存储器合起来一般称为:A.I/O部件B.内存储器C.外存储器D.主机11.采用串行接口进行7位ASCII码传送,带有1位奇校验位,1位起始位和1位停止位,当传输率为9600波特时,字符传送速率为:A.960B.873C.1372D.48012.计算机使用总线结构的主要优点是便于实现积木化,同时:A.减少了信息传输量B.提高了信息传输的速度C.减少了信息传输线的条数D.加重了CPU的工作量13.显示器的颜色数为256色,则刷新存储器每个单元的字长应该为:A.256位B.8位C.7位D.16位14.下列外存中,属于顺序存取存储器的是:A.U盘B.硬盘C.磁带D.光盘15.DMA的含义是:A.存储器数据请求B.输入输出处理C.中断处理D.直接存储器访问16.中断源不包括:A.外部中断B.中间中断C.不可屏蔽中断D.可屏蔽中断17.从以下有关RISC的描述中,选择最合适的答案。A.采用RISC技术后,计算机的体系结构又恢复到早期的比较简单的情况。B.RISC从原来CISC的指令系统中挑选一部分指令是为了实现兼容。3C.RISC的主要目标是减少指令数,提高指令执行效率。D.RISC的CPU中寄存器数目较少。18.用某个寄存器的值做操作数地址的寻址方式称为()寻址。A.直接B.间接C.寄存器D.寄存器间接19.在集中式总线仲裁中,()方式对电路故障最敏感。A.链式查询B.独立请求C.计数器定时查询D.不能确定20.某机字长32位,其中1位符号位,31位表示尾数。若用定点小数表示,则最大正小数为:A.+(1-2-31)B.+(1-2-32)C.2-32D.2-31二、填空题(每小题1分,共10分)1.微程序控制器由控制存储器、()、()三大部分组成。2.DRAM存储器的刷新一般有()、()和异步式三种方式。3.磁盘上访问信息的最小物理单位是()。4.常用的外围设备的I/O控制方式有:程序查询方式、()、DMA方式、通道方式、外围处理机方式。5.系统软件包括:服务程序、语言程序、()、数据库管理系统。6.26Hor63H=()H。7.从计算机指令系统的角度看当前的计算机指令系统结构分为两大类:()、()。三、判断题(每小题1分,共10分)1.若某计算机字代表一条指令或指令的一部分,则称数据字。2.显示模式的灰度级越高,图像层次越模糊。3.光盘的优点是存储容量较大、耐用、易保存等。4.DMA控制器是采用DMA方式的外设与系统总线之间的接口电路。5.微程序控制器的优点:规整性、灵活性、可维护性强。6.虚拟存储器主要满足计算机高速访问存储器的要求。7.指令流水线中主要存在三种相关冲突:资源相关、数据相关及控制相关。8.分时传送即指总线复用或是共享总线的部件分时使用总线。9.引入浮点数的目的是在位数有限的前提下,扩大数值表示的范围。10.操作数寻址主要有顺序方式和跳跃方式两种。四、计算题及应用题(每小题10分,共30分)1.用8位变形补码(即双符号位补码)计算X+Y,判断运算结果是否溢出。X、Y的真值如下:X=0.101010,Y=-0.10110142.某机器中,已知配有一个地址空间为0000H-1FFFH的ROM区域。现在再用一个RAM芯片(8K×4)形成40K×8位的RAM区域,起始地址为6000H。RAM芯片有/CS和/WE信号控制端;CPU的地址总线为A15-A0,数据总线为D7-D0,控制信号为R/W(读/写),/MREQ(访存)。要求:(1)画出地址空间示意图。(2)画出ROM与RAM同CPU连线图。5答案一、单项选择题(每小题1.5分,共30分)1-5D,D,C,B,B6-10C,B,B,A,D11-15A,C,B,C,D16-20B,C,D,A,A二、填空题(每空1分,共10分)1微指令寄存器、地址转移逻辑2集中式、分散式3扇区4中断5操作系统6677RISC、CISC三、判断题(每小题1分,共10分)1-5错错对对对6-10错对对对错四、计算题及应用题(每小题10分,共30分)1解:X的8位变形补码为:00.101010Y的8位变形补码为:11.010011X+Y的变形补码为:11.111101结果的双符号位相同,没有溢出,结果为:-0.00001162解:(1)地址空间示意图如下:存储器地址8KBROM区0000H1FFFH16KB空2000H5FFFH40KBRAM区6000HFFFFH(2)ROM与RAM同CPU连线图如下:CPUA15A14A13A12A03-8译码/MREQ8KBROMR/W/CS8Kx4x2RAM8Kx4x2RAM......D7-D4D3-D0......D7-D4D3-D0D3-D0D3-D0D3-D0D3-D0/E/WE/WE/CS/CS/WE/WE