第5章1单片机原理及应用_中断系统.

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

第五章MCS-51中断系统第5章MCS-51的中断系统•学习要点•掌握中断的工作原理•中断程序编写第五章MCS-51中断系统1、生活中的中断※看书过程中的电话响了电话铃响看书看书接电话随机事件发生主程序主程序中断服务子程序CPU课本页※生活中的中断现象就是正常的工作过程被外部的事件打断了。2、单片机的中断概念(什么是中断?中断的过程是什么?)类比5.1中断的概念第五章MCS-51中断系统CPU正在执行程序时,单片机外部或内部发生的某一事件,请求CPU迅速去处理。CPU暂时中止当前的工作,转到中断服务处理程序处理所发生的事件。处理完该事件后,再回到原来被中止的地方,继续原来的工作,这称为中断。CPU处理事件的过程,称为CPU的中断响应过程。实时测控,单片机能及时地响应和处理单片机外部事件或内部事件所提出的中断请求。采用中断技术可以使多项任务共享一个资源,中断技术实质就是资源共享技术。第五章MCS-51中断系统图5-1所示。对事件的整个处理过程,称为中断处理(或中断服务)。第五章MCS-51中断系统能够实现中断处理功能的部件称为中断系统;产生中断的请求源称为中断(请求)源。中断源向CPU提出的处理请求,称为中断请求(或中断申请)。中断方式优点:1)利用率提高。CPU可以分时地为多个IO设备服务。2)实时性增强。CPU能及时处理系统的随机事件。3)可靠性提高。CPU能处理故障及掉电等突发事件。5.2MCS-51中断系统的结构有5个中断请求源,两个中断优先级,可两级嵌套。中断系统结构示意图如下图所示。第五章MCS-51中断系统电气开关第五章MCS-51中断系统5.3中断请求源五个中断请求源:(1)INT0*—外部中断请求0,由引脚INT0*(P3.2)输入,中断请求标志为IE0。(2)INT1*—外部中断请求1,由引脚INT1*(P3.3)输入,中断请求标志为IE1。(3)定时器/计数器T0溢出中断请求,中断请求标志为TF0。(4)定时器/计数器T1溢出中断请求,中断请求标志为TF1。(5)串行口中断请求,中断请求标志为TI或RI。由特殊功能寄存器TCON和SCON的相应位锁存。第五章MCS-51中断系统TCON为定时器/计数器的控制寄存器,字节地址为88H。包含:(1)T0和T1的溢出中断请求标志位TF1和TF0(2)外部中断请求标志位IE1与IE0。格式如下所示:各标志位的功能:(1)IT0—选择外部中断请求0为跳沿触发方式还是电平触发方式:IT0=0,为电平触发方式。(中断响应并不自动对IE0清零)第五章MCS-51中断系统IT0=1,为跳沿触发方式。(中断响应自动对IE0清零)。(2)IE0—外部中断请求0的中断请求标志位。IE0=0,无中断请求。IE0=1,外部中断0有中断请求。当CPU响应该中断,转向中断服务程序时。(3)IT1—外部中断请求1为跳沿触发方式还是电平触发方式,意义与IT0类似。(4)IE1—外部中断请求1的中断请求标志位,意义与IE0类似。第五章MCS-51中断系统(5)TF0—T0溢出中断请求标志位。T0计数后,溢出时,由硬件置“1”TF0,向CPU申请中断,CPU响应TF0中断时,硬件自动清“0”TF0。(6)TF1—T1的溢出中断请求标志位,功能和TF0类似。TR1、TR02个位与中断无关。•※中断标志的作用•当使用某一中断,将该中断对应的中断标志位置为高电平,用JB、JNB、JBC指令查询,判断有没有中断请求。•当硬件连接上,与CPU的中断请求信号相连,CPU允许,立即响应中断。当MCS-51复位后,TCON被清0,则CPU关中断,所有中断请求被禁止。第五章MCS-51中断系统SCON为串行口控制寄存器,字节地址为98H。串行口的发送中断和接收中断的中断请求标志TI和RI,格式如下:各标志位的功能:(1)TI—发送中断请求标志位。串口每发送完一帧串行数据后,硬件自动置“1”TI。必须在中断服务程序中用软件对TI标志清“0”。第五章MCS-51中断系统(2)RI—接收中断请求标志位。串口接收完一个数据帧,硬件自动置“1”RI标志。必须在中断服务程序中用软件对RI标志清“0”。5.4中断控制5.4.1中断允许寄存器IECPU对中断源的开放或屏蔽,由片内的中断允许寄存器IE控制。字节地址为A8H,可位寻址。格式如下:第五章MCS-51中断系统IE对中断的开放和关闭为两级控制总的开关中断控制位EA(IE.7位):EA=0,所有中断请求被屏蔽。EA=1,CPU开放中断,但五个中断源的中断请求是否允许,还要由IE中的5个中断请求允许控制位决定。IE中各位的功能如下:(1)EA:中断允许总控制位0:CPU屏蔽所有的中断请求(CPU关中断);1:CPU开放所有中断(CPU开中断)。(2)ES:串行口中断允许位0:禁止串行口中断;1:允许串行口中断。第五章MCS-51中断系统(3)ET1:定时器/计数器T1的溢出中断允许位0:禁止T1溢出中断;1:允许T1溢出中断。(4)EX1:外部中断1中断允许位0:禁止外部中断1中断;1:允许外部中断1中断。(5)ET0:定时器/计数器T0的溢出中断允许位0:禁止T0溢出中断;1:允许T0溢出中断。(6)EX0:外部中断0中断允许位。0:禁止外部中断0中断;1:允许外部中断0中断。第五章MCS-51中断系统MCS-51复位后,IE清0,所有中断请求被禁止。若使某一个中断源被允许中断,除了IE相应的位被置“1”,还必须使EA位=1。改变IE的内容,可由位操作指令来实现,即:SETBbit;CLRbit。例5-1若允许片内2个定时器/计数器中断,禁止其它中断源的中断请求。编写设置IE的相应程序段(1)用位操作指令来编写如下程序段:CLRES;禁止串行口中断CLREX1;禁止外部中断1中断CLREX0;禁止外部中断0中断第五章MCS-51中断系统SETBET0;允许定时器/计数器T0中断SETBET1;允许定时器/计数器T1中断SETBEA;CPU开中断(2)用字节操作指令来编写:MOVIE,#8AH或者用:MOV0A8H,#8AH;A8H为IE寄存器字节地址5.4.2中断优先级寄存器IP两个中断优先级,可实现两级中断嵌套。如图5-6示。第五章MCS-51中断系统第五章MCS-51中断系统中断优先级寄存器IP,其字节地址为B8H。IP各个位的含义:(1)PS——串行口中断优先级控制位1:高优先级中断;0:低优先级中断。第五章MCS-51中断系统(2)PT1——定时器T1中断优先级控制位1:高优先级中断;0:低优先级中断。(3)PX1——外部中断1中断优先级控制位1:高优先级中断;0:低优先级中断。(4)PT0——定时器T0中断优先级控制位1:高优先级中断;0:低优先级中断。(5)PX0——外部中断0中断优先级控制位1:高优先级中断;0:低优先级中断。第五章MCS-51中断系统由软件可改变各中断源的中断优先级。MCS-51的中断系统有两个不可寻址的“优先级激活触发器”:一个用来指示某高优先级的中断正在执行,所有后来的中断均被阻止。另一个用来指示某低优先级的中断正在执行,所有同级中断都被阻止,但不阻断高优先级的中断请求。CPU同一时间只能响应一个中断请求,在同时收到几个同一优先级的中断请求时,就必须有先有后!!!优先响应哪一个中断,取决于内部的查询顺序(自然优先级)。查询顺序如下:第五章MCS-51中断系统中断源中断级别外部中断0最高T0溢出中断外部中断1T1溢出中断串行口中断最低例5-2设置IP寄存器的初始值,使2个外中断请求为高优先级,其它中断请求为低优先级。(1)用位操作指令SETBPX0;2个外中断为高优先级SETBPX1CLRPS;串口为低优先级中断中断优先原则:(概括为四句话)1)低级不打断高级2)高级可打断低级3)同级不能打断,按先后依次响应4)同级、同时中断,按自然优先级第五章MCS-51中断系统CLRPT0;2个定时器/计数器低优先级中断CLRPT1(2)用字节操作指令MOVIP,#05H或:MOV0B8H,#05H;B8H为IP寄存器的字节地址5.5响应中断请求的条件CPU中断处理过程分为三个阶段:中断响应、中断处理和中断返回。一个中断请求被响应,需满足以下必要条件:(1)IE寄存器中的中断总允许位EA=1。(2)该中断源发出中断请求,即该中断源对应的中断请求标志为“1”。第五章MCS-51中断系统(3)该中断源的中断允许位=1,即该中断没有被屏蔽。(4)无同级或更高级中断正在被服务。各中断源服务程序的入口地址是固定的,如下所示:中断响应过程进入中断响应周期。CPU在中断响应周期要完成下列操作:(1)置位相应的优先级状态触发器,以标明所响应中断的优先级(2)由硬件自动生成长调用指令:LCALLaddr16,并清除中断源的中断请求标志注意:串行口中断请求的撤消须软件清零;外部中断请求为电平方式,在中断返回前引脚上必须为高电平。(3)执行长调用指令,将PC的内容压入堆栈以保护断点,(4)将中断入口地址装入PC,转入相应的中断服务程序(5)中断返回,先将优先级状态触发器清0,再将断点地址送入PC,使程序返回到断点处第五章MCS-51中断系统中断源入口地址外部中断00003H定时器/计数器T0000BH外部中断10013H定时器/计数器T1001BH串行口中断0023H例如中断响应是有条件的,遇到下列三种情况之一时,中断响应被封锁:(1)CPU正在处理同级的或更高优先级的中断。(2)所查询的机器周期不是当前正在执行指令的最后一个机器周期。只有在当前指令执行完毕后,才能进行中断响应。外部中断0申请PC内容入栈保护0003H装入PC执行中断程序第五章MCS-51中断系统(3)正在执行的指令是RETI或是访问IE或IP的指令。需要再去执行完一条指令,才能响应新的中断请求。如果存在上述三种情况之一,CPU将丢弃中断查询结果,不能对中断进行响应。第五章MCS-51中断系统5.6外部中断的响应时间外部中断的最短的响应时间为3个机器周期:(1)中断请求标志位查询占1个机器周期。(2)子程序调用指令LCALL转到相应的中断服务程序入口,需2个机器周期。外部中断响应的最长的响应时间为8个机器周期:(1)发生在CPU进行中断标志查询时,刚好是开始执行RETI或是访问IE或IP的指令,则需把当前指令执行完再继续执行一条指令后,才能响应中断,最长需2个机器周期。(2)接着再执行一条指令,按最长指令(乘法指令第五章MCS-51中断系统MUL和除法指令DIV)来算,也只有4个机器周期。(3)加上硬件子程序调用指令LCALL的执行,需要2个机器周期。所以,外部中断响应最长时间为8个机器周期。如果已在处理同级或更高级中断,响应时间无法计算。在一个单一中断的系统里,MCS-51单片机对外部中断请求的响应的时间总是在3~8个机器周期之间。第五章MCS-51中断系统5.7外部中断的触发方式选择两种触发方式:电平触发方式和跳沿触发方式。5.7.1电平触发方式外部中断输入线为电平,但在中断服务程序返回之前,外部中断请求输入必须无效(即变为高电平),否则CPU返回主程序后会再次响应中断。适于外中断以低电平输入且中断服务程序能清除外部中断请求(即外部中断输入电平又变为高电平)的情况。第五章MCS-51中断系统5.7.2跳沿触发方式连续两次采样,前一个机器周期采样到外部中断输入为高,下一个机器周期采样为低,则中断请求标志置“1”,直到CPU响应此中断时,该标志才自动清0。这样不会丢失中断,但输入的负脉冲宽度至少保持1个机器周期。5.8中断请求的撤消1.定时器/计数器中断请求的撤消中断请求被响应后。硬件会自动清TF0或TF1。2.外部中断请求的撤消第五章MCS-51中断系统(1)跳沿方式外部中断请求的撤消是自动撤消的。(2)电平方式外部中断请求的撤消:除了标志位清“0”之外,还需在中断响应后把中断请求信号引脚从低电平强制改变为高电平,如图5-8所示。第五章MCS-51中断系统只要P1.0端输出一个负脉冲就可以

1 / 51
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功