第3章数字电子技术图3-1二极管的开关特性(a)电路(b)输入电压(c)二极管电流图3-2三级管的开关工作状态(a)电路(b)工作状态图解图3-3与运算(a)电路图(b)真值表(c)用0、1表示的真值表(d)与逻辑门电路的符号图3-4或运算(a)电路图(b)真值表(c)用0,1表示的真值表(d)或逻辑门电路的符号图3-5非运算(a)电路图(b)真值表(c)用0、1表示的真值表图3-6具有多发射极BJT的3输入端与非电路(a)电路图(b)代表符号图3-7TTL或非门(a)电路图(b)代表符号图3-8CMOS反相器(a)电路(b)简化电路图3-9CMOS与非门图3-10CMOS或非门图3-11例3-5逻辑电路图图3-12例3-5卡诺图图3-13卡诺图(a)2变量卡诺图(b)3变量卡诺图(c)4变量卡诺图图3-14例3-7图图3-16例3-9电路图图3-15例3-8图图3-174线-2线编码器逻辑图图3-1874138集成译码器逻辑图和引脚图(a)逻辑图(b)引脚图I0I1I2I31111&&&≥1≥1Y0Y1&e图3-19发光二极管显示器(a)共阴极显示器(b)共阳极显示器(c)段组合图图3-2074LS48译码器构成的译码显示驱动电路图图3-21数据选择器示意图图3-22四选一数据选择器逻辑图图3-23数据分配器图3-24半加器(a)由异或门及与门组成(b)半加器符号图3-25全加器(a)逻辑图(b)代表符号图3-26四位二进制全加器图3-27一位二进制数比较器的逻辑图图3-28256×4RAM存储矩阵图3-29PLD表示法(a)基本的PLD结构图(b)PLD连接方式图3-30PLD表示法的图形符号(a)与门符号(b)或门符号图3-31PLD表示的与门阵列图3-32基本RS触发器(a)逻辑图(b)逻辑符号图3-33基本触发器状态转换图图3-34同步RS触发器(a)电路结构(b)逻辑符号图3-35同步RS触发器的状态转换图图3-36同步D触发器(a)电路结构(b)逻辑符号图3-37同步D触发器的状态转换图图3-38主从JK触发器电路图3-39JK触发器的状态转换图图3-40T触发器的状态转换图图3-41各种触发方式的逻辑符号(a)高电平触发(b)低电平触发(c)上升沿触发(d)下降沿触发图3-42触发器功能的转换(a)D触发器转换为T触发器(b)JK触发器转换为D触发器(c)D触发器转换为JK触发器图3-43时序逻辑电路框图图3-44例3-11的电路图图3-45例3-11的状态图图3-46例3-11的时序图图3-47例3-12的电路图图3-48例3-12的状态图图3-49例3-12的时序图图3-50例3-13逻辑电路图图3-51同步二进制计数器波形图图3-52例3-14逻辑电路图图3-53例3-14时序波形图图3-54例3-14状态转换图图3-554位二进制寄存器图3-56用边沿D触发器构成的四位移位寄存器图3-57图3-56电路的状态表图3-58RC环形多谐振荡器电路原理图图3-59RC环形多谐振荡器工作波形图图3-60微分型单稳态触发器电路原理图图3-61微分型单稳态触发器各点工作波形图3-62施密特电路的传输特性图3-63CMOS反相器组成的施密特触发器(a)电路(b)图形符号图3-64施密特触发器工作波形及传输特性曲线(a)工作波形(b)传输特性曲线图3-654位R-2R的T形电阻网络D/A转换器原理图图3-66逐次比较型A/D转换器框图图3-67双积分A/D转换器图3-68采样过程图3-69采样-保持电路(a)原理图(b)波形图题3-5图题3-6图题3-7图74LS153YA1A01YD0D1D2D3SABCCC10题3-11图题3-20图题3-21图题3-12图题3-13图