数字信号处理EXPIII型教学实验系统1第一章实验系统介绍一、系统概述EL-DSP-EXPIII教学系统是一种综合的教学实验系统,采用模块化分离式结构,使用灵活,方便用户二次开发。通过“E_LAB”(详见第19页)和“TECH_V”(详见第22页)扩展总线,可以扩展声、光、机、电等不同领域的控制对象。客户可根据自己的需求选用不同类型的CPU适配板,我公司所有CPU适配板是完全兼容的,用户在不需要改变任何配置情况下,更换CPU适配板即可做TI公司的不同类型的DSP的相关试验。现已开发的CPU板类型有’C5000系列的:5402、5409、5410、5416,’C2000系列的2407。注:我公司将陆续推出VC5509、F2812、ARM系列CPU板,最新产品信息请向总公司或各地分公司咨询。E_LAB接口2TECH_V接口DA单元数字量输入输出单元E_LAB接口1仿真器接口电源单元电机控制接口CPU单元模拟信号源音频信号源液晶显示单元AD单元RS232串口单元单脉冲单元以太网单元IO单元键盘单元CPLD单元语音接口语音单元USB单元CAN总线单元系统组成框图二、硬件组成该实验系统有丰富的硬件资源可以完成多种DSP基础实验、算法实验、控制对象实数字信号处理EXPIII型教学实验系统2验和编解码通信试验。其硬件资源主要包括:一组CPU板接口两组E_LAB接口一组TECH_V接口一组电机控制接口一组语音接口语音处理单元一组仿真器接口DA转换单元数字量输入输出单元USB单元CPLD逻辑单元直流电源单元模拟信号源音频信号源液晶显示单元AD转换单元单脉冲单元RS232串口单元CAN总线单元以太网单元IO单元键盘输入单元1、CPU板接口用来驳接不同类型的CPU板,CPU板主要由以下几个模块组成:CPU模块;时钟模块;复位模块;存储器模块;数字信号处理EXPIII型教学实验系统3CPLD模块;扩展接口模块;电源模块;2407CPU板:图1-2、外观和接口示意图表1-2接口说明序号12345含义DSPJTAG接口J1电源插口J2复位按钮S1扩展接口P1拨码开关S2序号678910112346789151011数字信号处理EXPIII型教学实验系统4含义LED指示灯D1、2、3CPLD下载口J3扩展接口P2扩展接口P3跳线JUMP1、2、3扩展接口P4J1:DSPJTAG接口,符合IEEEStandard1149.1(JTAG)标准,引脚分配如下图所示:(空脚是第六脚,方形焊盘是第一脚)J2:电源插口,CPU板单独使用时,从此接口给CPU板供电,+5V,内正外负。CPU板插在实验箱底板上时,不需要从P4电源插口供电。S1:复位按钮,按下系统复位JUMP1:2407片内FLASH写保护跳线,选配置;1、2短接允许擦除FLASH;2、3短接不允许擦除FLASH。JUMP2:1、2短接片上AD参考高电平为VCCA,2、3短接AD参考高电平由外部引脚提供。JUMP3:1、2短接AD参考低电平为AGND,2、3短接AD参考低电平由外部引脚提供。J3:CPLD下载口,引脚分配如下图所示:(方形焊盘是第一脚)S2:拨码开关,设置CPU的工作状态数字信号处理EXPIII型教学实验系统5表1-3、SW1开关的设置位号ONOFF缺省1没定义(接入CPLD)没定义(接入CPLD)OFF2CPU_CS=0CPU_CS=1OFF3MP/NMC=0MP/NMC=1OFF4BOOT_EN=0BOOT_EN=1OFF5MP/MC=0DSP工作微计算机方式MP/MC=1DSP工作微处理器方式OFFP1:CPU数据地址总线扩展接口表1-5P1管脚定义P1管脚对应2407管脚备注1GND地2D0数据线03D1数据线14D2数据线25D3数据线36D4数据线47D5数据线58D6数据线69D7数据线710D8数据线811D9数据线912D10数据线1013D11数据线11数字信号处理EXPIII型教学实验系统614D12数据线1215D13数据线1316D14数据线1417D15数据线1518GND地19A17空20A16空21A19空22A18空23A1地址线124A0地址线025A3地址线326A2地址线227A5地址线528A4地址线429A7地址线730A6地址线631A9地址线932A8地址线833A11地址线1134A10地址线1035A13地址线1336A12地址线1237A15地址线1538A14地址线1439+5V电源40+5V电源P3:CPU外设总线扩展接口表1-6P3管脚定义数字信号处理EXPIII型教学实验系统7P3管脚对应2407管脚备注1GND地2GND地3READY准备好信号4PS程序空间片选信号5DS数据空间片选信号6ISIO空间片选信号7R/W读写信号8MSTRB存储器空间选择信号9IOSTRBIO空间选择信号10-空11BOOTEN/XFBOOT选择以及IO输出信号12-空13-空14-空15BIOIO输入信号16GND地17SPICLKSPI引脚18-空19SPISTESPI引脚20-空21SPISOMISPI引脚22-空23SPICLKSPI引脚24-空25SPISTESPI引脚26-空27SPISIMOSPI引脚28-空数字信号处理EXPIII型教学实验系统829-空30-空31PDPINTA功率驱动保护A32XINT1外部中断133PDPINTB功率驱动保护B34XINT2外部中断235CLKOUTCPU时钟输出36-空37IOPF6IO引脚38RESET复位信号39GND地40GND地P2:CPU外设总线扩展接口表1-7P2管脚定义P3管脚对应2407管脚备注1CAP5捕获5引脚2GND地3CAP6捕获6引脚4GND地5PWM11PWM引脚6-空7PWM12PWM引脚8-空9T3PWMPWM引脚10-空11T4PWMPWM引脚12CANRXCAN总线引脚13TDIRBPWM引脚14CANTXCAN总线引脚数字信号处理EXPIII型教学实验系统915TCLKINBPWM引脚16CPUCSCPU种类指示信号17W/NR读写控制信号18SCITXRS232串口法数据端口19-空20SCIRXRS232串口收数据端口21-空22-空23-空24-空25-空26-空27-空28-空29-空30-空31-空32-空33-空34GND地35-空36GND地37-空38+3.3V电源39-空40+3.3V电源P4:电机控制扩展接口表1-8P4管脚定义数字信号处理EXPIII型教学实验系统10P3管脚对应2407管脚备注1CAP1捕获引脚2CAP4捕获引脚3CAP2捕获引脚4CAP5捕获引脚5CAP3捕获引脚6CAP6捕获引脚7PWM1PWM引脚8PWM7PWM引脚9PWM2PWM引脚10PWM8-PWM引脚11PWM3PWM引脚12PWM9PWM引脚13PWM4PWM引脚14PWM10PWM引脚15PWM5PWM引脚16PWM11PWM引脚17PWM6PWM引脚