电子技术基础数字部分习题答案4

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

1习题四4.1分析题图T4.1所示的组合逻辑电路,并画出其简化逻辑电路图。1≥1≥1≥1=11&&&1图T4.14.2分析图T4.2所示的逻辑电路,并解决如下问题:(1)指出在哪些输入取值下,输出Y的值为1。(2)用异或门实现该电路的逻辑功能。≥1≥1≥1≥1≥1≥1≥1题T4.2YABC4.3设计一个组合电路,该电路输入端接收两个二位二进制数01AAA,01BBB。当BA时,输出1Z,否则0Z。4.4假定01BBX代表一个二位二进制数,试设计满足如下要求的逻辑电路:(1)2XY(2)3XY(Y也用二进制数表示。)4.5用与非门设计一个偶校验码产生电路,该电路输入为一位十进制数的842lBCD码,当输入的数字为奇数时,输出F为1,否则F为0。4.6用适当的门电路设计一个求反码电路,该电路输入为0123AAAAAAV,其中VA为符号位,0123AAAA为数值位。4.7用ROM设计一个两位二进制数乘法器。该电路输入两个两位二进制数01AAA,01BBB,输出为BA的积(用二进制表示)。24.8选择合适的门电路设计一个检测电路,检测四位二进制码中1的个数是否为偶数。若为偶数个1,则输出为0,否则为1。4.9用尽可能少的门电路设计一个加/减法器,该电路在M控制下进行加、减运算。当M=0时,实现全加器功能;当M=1时,实现全减器功能。4.10判断下列函数是否可能发生竞争?竞争结果是否会产生险象?在什么情况下产生险象?若可能产生险象,试用增加冗余项的方法消除。))(()3()2()1(221CABAFBCCDAABFDCCAABF4.11若0123AAAAAAV,其中VA为符号位。试用四位二进制加法器74LS283和适当的门电路实现对A的求补码电路。4.12试用十六进制数的方式写出16选1的数据选择器的各地址码。4.13用32选1数据选择器选择数据,设选择的输入数据为312718172DDDD、、、、D,试依次写出对应的地址码。4.14试用3线-8线译码器74LS138和适当的门电路实现下列逻辑函数。CDBDCADBCCBAFCBCABAF)2()1(4.15试用双4选1数据选择器74LS153和适当的门电路实现一位全减器。4.16试用两片CC4585串联扩展构成八位数值比较器。4.17试用5片CC4585并联扩展构成十六位数值比较器。4.18试用4选1数据选择器74LS153扩展构成16选1数据选择器。4.19试选用适当的译码器和门电路将双4选1数据选择器74LS153扩展构成16选1数据选择器。4.20试用8选1数据选择器74LS151和适当的门电路实现下列逻辑函数。CDBDCADBCCBAFCBCABAF)2()1(4.21试用四位二进制加法器74LS283和适当的门电路扩展构成两个八位二进制数的加/减电路。该电路的输入为两个带符号位的二进制数A和B,输出为F。01234567AAAAAAAAAAV,01234567BBBBBBBBBBV,其中VA、VB分别为A和B的符号位。4.22用四位并行二进制加法器74LS283设计一位8421BCD码十进制数加法器。要求完成两个用8421BCD码表示的数相加,和数也用8421BCD码表示。

1 / 2
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功