数字电路模拟题

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

题型分布:填空题2*9=18、选择题3*4=12、逻辑函数化简6+7+7=20、画波形10、分析与设计15+25=40一、填空题1、与非门的逻辑功能为。2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。3、三态门的“三态”指,和。4、逻辑代数的三个重要规则是、、。5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、计数器按增减趋势分有、和计数器。7、一个触发器可以存放位二进制数。8、优先编码器的编码输出为码,如编码输出A2A1A0=011,可知对输入的进行编码。9、逻辑函数的四种表示方法是、、、。10、移位寄存器的移位方式有,和。11、同步RS触发器中,R,S为电平有效,基本RS触发器中R,S为电平有效。12、常见的脉冲产生电路有13、触发器有个稳态,存储8位二进制信息要个触发器。14、常见的脉冲产生电路有,常见的脉冲整形电路有、。15、数字电路按照是否有记忆功能通常可分为两类:、。16、寄存器按照功能不同可分为两类:寄存器和寄存器。17、逻辑函数F=ABBABABA=18、触发器有两个互补的输出端Q、Q,定义触发器的1状态为,0状态为,可见触发器的状态指的是端的状态。19、一个触发器可以记忆位二进制代码,四个触发器可以记忆位二进制代码。20、主从JK触发器的特性方程。21、时序逻辑电路按照其触发器是否有统一的时钟控制分为时序电路和时序电路。22、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态。23、触发器有个稳态,存储8位二进制信息要个触发器。24、逻辑函数的化简有,两种方法。25、组合逻辑电路没有功能。26、主从JK触发器的特性方程,D触发器的特性方程。27、数字电路中,常用的计数进制,,,。28、逻辑函数的最简与或式的标准,。29、触发器具有功能,常用来保存信息。30、触发器的逻辑功能可以用、、、、来描述。31、施密特触发器主要是将变化缓慢的信号变换成脉冲。32、三态输出门能输出_______、_________、_________。33、把高电压作为逻辑1,低电平作为逻辑0的赋值方法称作_________逻辑赋值。一种电路若在正逻辑赋值时为与非门,则在负逻辑赋值时为_________。34、555定时器的最基本应用有_________、__________、__________。35、计数器按进制不同分为________、_________、___________。36、数制转换(101011111)2=()16=()8421BCD,(3B)16=()10=()8421BCD37、Z=AB+AC的对偶式为()。38、JK触发器特征方程为。39、逻辑函数F=AB+B(C+0)的对偶式F*=。40、数制转换(1)、(255)10=()2=()16=()8421BCD(2)、(3FF)16=()2=()10=()8421BCD41、在译码器、寄存器、全加器三者中,不是组合逻辑电路的是。42、对16个输入信号进行编码,至少需要位二进制数码。43、3位二进制计数器,最多能构成模值为的计数器。44、十进制计数器最高位输出的频率是输入CP脉冲频率的倍。45、数字信号只有和两种取值。46、十进制123的二进制数是;八进制数是;十六进制数是。47、设JK触发器的起始状态Q=1若令J=1,K=0,则1nQ。若令J=1,K=1,则1nQ。48、BCD七段翻译码器输入的是位码,输出有个。49、一个N进制计数器也可以称为分频器。50、(406)10=()8421BCD51、一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。52、TTL集成JK触发器正常工作时,其dR和dS端应接电平。53、单稳态触发器有两个工作状态和,其中是暂时的。54、根据逻辑功能的不同特点,数字电路可分为和两大类。它们的主要区别是:。55、一个8选1的数据选择器有个数据输入端,个地址输入端。二、选择题1、有八个触发器的二进制计数器,它们最多有()种计数状态。A、8;B、16;C、256;D、642、下式中与非门表达式为(),或门表达式为()。A、Y=A+B;B、Y=AB;C、Y=BA;D、Y=AB3、十二进制加法计数器需要()个触发器构成。A、8;B、16;C、4;D、34、逻辑电路如右图,函数式为()。A、F=AB+C;B、F=AB+C;C、F=CAB;D、F=A+BC5、逻辑函数F=AB+BC的最小项表达式为()A、F=m2+m3+m6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m76、74LS138译码器有(),74LS148编码器有()A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端。7、单稳态触发器的输出状态有()A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态8、卡诺图③、④表示的逻辑函数最简式分别为()和()A、F=B+DB、F=B+DC、F=BD+BDD、F=BD+BD9、逻辑电路如图⑤,函数式为()A、F=AB+CB、F=AB+CC、F=AB+CD、F=A+BC10、一位8421BCD码计数器至少需要个触发器。A.3B.4C.5D.1011、下列逻辑函数表达式中与F=AB+AB功能相同的是()A、BAB、BAC、BAD、BA12、施密特触发器常用于()A、脉冲整形与变换B、定时、延时C、计数D、寄存13、施密特触发器的输出状态有A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态14、一个8选1多路选择器,输入地址有,16选1多路选择器输入地址有。A、2位B、3位C、4位D、8位15、同步计数器和异步计数器比较,同步计数器的显著优点是。AA.工作速度高B.触发器利用率高C.电路简单D.不受时钟CP控制。16、把一个五进制计数器与一个四进制计数器串联可得到进制计数器。DA.4B.5C.9D.2017、下列逻辑电路中为时序逻辑电路的是。A.变量译码器B.加法器C.数码寄存器D.数据选择器18、在何种输入情况下,“与非”运算的结果是逻辑0。A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是119、逻辑函数F=)(BAA=。A.BB.AC.BAD.BA20、为实现将JK触发器转换为D触发器,应使。A.J=D,K=DB.K=D,J=DC.J=K=DD.J=K=D21、多谐振荡器可产生。A.正弦波B.矩形脉冲C.三角波D.锯齿波22、八路数据分配器,其地址输入端有个。A.1B.2C.3D.423、8位移位寄存器,串行输入时经个脉冲后,8位数码全部移入寄存器中。A.1B.2C.4D.824、一个16选1多路选择器输入地址有A、2位B、3位C、4位D、8位25、当逻辑函数有n个变量时,共有个变量取值组合?A.nB.2nC.n2D.2n26、一位八进制数可以用()位二进制数来表示。A.2B.3C.4D.1627、对于D触发器,欲使Qn+1=Qn,应使输入D=。A.0B.1C.QD.Q28、N个触发器可以构成能寄存位二进制数码的寄存器。A.N-1B.NC.N+1D.2N29、石英晶体多谐振荡器的突出优点是。A.速度高B.电路简单C.振荡频率稳定D.输出波形边沿陡峭30、若在编码器中有50个编码对象,则要求输出二进制代码位数为位。A.5B.6C.10D.5031、在下列逻辑电路中,不是组合逻辑电路的有。A.译码器B.编码器C.全加器D.寄存器32、在555定时器组成的三种电路中,能自动产生周期为T=0.7(R1+2R2)C的脉冲信号的电路是()。A、多谐振荡器;B、单稳态触发器;C、施密特触发器;D、双稳态触发器33、在数字电路中,晶体管的工作状态为:()A、饱和;B、放大;C、饱和或放大;D、饱和或截止34、下列逻辑代数运算错误的是:()A、A+A=A;B、AA=1;C、AA=A;D、A+A=135、以下各电路中,属于组合逻辑电路的是:()A、定时器;B、译码器;C、寄存器;D、计数器36、下列函数中等于A的是:()A、A+1;B、A(A+B);C、A+AB;D、A+A37、逻辑函数Y=AB+AC+BC+BCDE化简结果为:()A、Y=AB+AC+BC;B、Y=AB+AC;C、Y=AB+BC;D、Y=A+B+C38、一位十六进制数可以用()位二进制数来表示。A.1B.2C.4D.1639、十进制数25用8421BCD码表示为()。A.10101B.00100101C.100101D.1010140、相同为“0”不同为“1”它的逻辑关系是()A、或逻辑B、与逻辑C、异或逻辑41、Y(A,B,C,)=∑m(0,1,2,3)逻辑函数的化简式()A、Y=AB+BC+ABCB、Y=A+BC、Y=A42、下列说法是正确的是()A、异步计数器的计数脉冲只加到部分触发器上B、异步计数器的计数脉冲同时加到所有触发器上C、异步计数器不需要计数脉冲的控制43、下列说法正确的是()A、多谐振荡器有两个稳态B、多谐振荡器有一个稳态和一个暂稳态C、多谐振荡器有两个暂稳态44、下列说法正确的是()A、555定时器在工作时清零端应接高电平B、555定时器在工作时清零端应接低电平C、555定时器没有清零端45、相同为“1”不同为“0”它的逻辑关系是()A、或逻辑B、与逻辑C、同或逻辑46、Y(A,B,C,)=∑m(0,1,4,5)逻辑函数的化简式()A、Y=AB+BC+ABCB、Y=A+BC、Y=B47、A、Y=ABB、Y处于悬浮状态C、Y=BA48、用n位二进制代码对2n个信号进行编码的电路是()A、二—十进制编码器B、二进制译码器C、二进制编码器49、同步时序逻辑电路中,所有触发器的时钟脉冲是()A、在同一个时钟脉冲的控制下B、后一个触发器时钟脉冲是前一个触发器输出提供的。C、时钟脉冲只加到部分触发器上。50、利用异步置数法获得N进制计数器时()A、应在输入第N个计数脉冲后,使计数器返回到初始的预置数状态B、应在输入第N+1个计数脉冲后,使计数器返回到初始的预置数状态C、应在输入第N-1个计数脉冲后,使计数器返回到初始的预置数状态51、有6个触发器的二进制计数器,它们最多有()种计数状态。A、8B、16C、6452、施密特触发器主要是将变化缓慢的信号变换成()A、尖脉冲B、正弦波C、矩形波53、同或运算的逻辑式是()1)Y=AB2)Y=BA3)Y=AB54、用卡诺图化简逻辑函数时,8个相邻最小项合并,可以消去()个变量。1)12)23)355、D触发器的逻辑功能有()1)置0、置12)置0、置1、保持3)置0、置1、保持、计数56、重叠律的基本公式是()1)A+A=2A2)A+A=A3)A·A=A257、由四个触发器构成十进制计数器,其无效状态有()1)四个2)五个3)六个58、下列各式中的四变量A、B、C、D的最小项是:。(A)ABCD(B)AB(C+D)(C)A+B+C+D(D)A+B+C+D59、Y=ABCDC的反函数为。(A)Y=()ABCDC(B)Y=()ABCDC(C)Y=()ABCDC(D)Y=()ABCDC60、四个逻辑变量的取值组合共有。(A)8(B)16(C)4(D)1561、已知逻辑函数F(A,B)=AB+AB,使函数值为1的A,B取值组合是:。(A)00,11(B)01,00(C)01,10(D)01,1162、离散的,不连续的信号,称为()A、模拟信号B、数字信号63、组合逻辑电路通常由()组合而成。A、门电路B、触发器C、计数器64、十六路数据选择器的地址输入(选择控制)端有()个A、16B、2C、4D、864、一位8421BCD码译码器的数据输入线与译码输出线的组合是()A、4:6B、1:10C、4:10D、2:465、能实现脉冲延时的电路是()A、多谐振荡器B、单稳态触发器C、施密特触发器66、8线—3线优先编码器的输入为70II,当优先级别最高的7I有效时,其输出

1 / 21
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功