数字频率计电路

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

5第二章电路的总体设计方案2.1方案论证与选择2.1.1方案的提出方案一电路整体框架如图一所示。被测信号经过放大,整形电路将其转换成同频率的脉动信号,送入计数器进行计数,闸门的一个输入信号是秒脉冲发出的标准脉冲信号,秒脉冲信号源含有个高稳定的石英振荡器和一个多级分频器共同决定,其时间是相当精确的,计数器显示电路采用七段共阴极LED数码管。整形计数显示电源秒脉冲闸门电路放大被测信号图2-1方案一框架图方案二:本方案采用单片机程序处理输入信号并且将结果直接送往LED显示,为了提高系统的稳定性,输入信号前进行放大整形,在通过A/D转换器输入单片机系统,采用这种方法可大大提高测试频率的精度和灵活性,并且能极大的减少外部干扰,采用VDHL编程设计实现的数字频率计,除被测信号的整形部分、键输入部分和数码显示部分以外,其余全部在一片FPGA芯片上实现,整个系统非常精简,而且具有灵活的现场可更改性。但采用这种方案相对设计复杂度将会大大提高并且采用单片机系统成本也会大大提高。6LED数码显示电路单片机A/D转换器放大整形电路Vin图2-2方案二框架图方案三:采用频率计专用模块,即大规模集成电路将计数器、锁存器、译码、位和段驱动,量程及小数点选择等电路集成在一块芯片中,该方案在技术上是可行的,可以简化电路的设计,当对于设计要求中的某些指标,采用专用模块来完成比较困难,即扩展极为不便。LED数码显示电路专用数字频率计控制电路外部电路Vin图2-3方案三框架图2.1.2方案的的比较方案一:具有设计复杂度小、电路简洁、功能实用且成本低廉等特点,其稳7定性较好基本能满足设计要求。方案二:采用单片机处理能较高要求,但成本提高且设计复杂,虽然可以达到很高的精度要求,但是,VHDL编程语言是我们在学习过程中没有接触过的,短期内也很难掌握并且熟练运用。方案三:用专用频率计设计模块固然设计简单且稳定但系统可扩展性能较差。2.1.3方案的选择综合三种方案比较:我感觉方案一和我以前学的专业知识更接加近些,电路原理容易理解,所设计的数字频率计稳定性好,基本上能够满足设计要求,所以我采用第一种设计方案。逻辑控制电路译码显示电路闸门电路放大整形电路计数器电路锁存器电路信号输入电路分频电路电源电路时基电路被测信号输入图2—5数字频率计组成框图在我的毕业设计中,数字频率计由信号输入电路、分频电路、放大整形电路、闸门电路、时基电路、逻辑控制电路、计数电路、锁存电路、译码显示电路,小8数点移位电路,量程选择开关等组成。所谓频率,就是周期性信号的在单位时间(1s)内变化的次数,若在一定时间间隔T内测得这个周期性信号的重复变化次数为N,则其频率可表示为:TNf(2—1)上图是数字频率计的结构框图。被测信号经放大整形电路变成计数器所要求的脉冲信号Ⅰ,其频率与被测信号的频率fx相同。时基电路提供标准时间基准信号Ⅱ,其高电平持续的时间t1=1s,当1s信号来到时,闸门开通,被测脉冲信号通过闸门,计数器开始计数,直到1s信号结束时闸门关闭,停止计数。若在闸门时间1s内计数器计得的脉冲个数为N,则被测信号频率fx=NHz。逻辑控制电路的作用有两个:一是产生锁存脉冲,使显示器上的数字稳定;二是产生清“0”脉冲Ⅴ,使计数器每次测量从零开始计数。频率计中各信号波形如图2—6所示:图2—6频率计中各信号波形说明:1、脉冲信号Ⅰ为被测信号经放大整形电路后变成的计数器所要求的脉冲信号,其频率与被测信号的频率fx相同,或与被测信号的频率呈一定的比例关系。2、信号Ⅱ为时基电路提供的标准时间基准信号,其高电平持续时间为1S,当此信号来到,闸门开通,被测脉冲信号通过闸门,使计数器开始计数;此信号9结束,则闸门关闭,计数器停止计数。Ⅱ脉冲信号又可称为闸门时间脉冲,用T表示。3、脉冲信号Ⅲ为闸门时间脉冲控制下闸门所输出的脉冲,因为要将它送入计数器进行计数,所以又将闸门所输出的Ⅲ信号称为计数脉冲信号。若在闸门时间1S内计数器计得的脉冲个数为N,则被测信号频率fx=NHz。4、脉冲信号Ⅳ即为锁存信号,是逻辑控制电路产生的,控制锁存器锁存计数结果的控制信号,它由时基信号Ⅱ结束时产生的负跳变来产生。5、脉冲信号Ⅴ是计数器的清零信号,也是逻辑控制电路所产生,用于控制计数器进行清零,使计数器每次测量从零开始计数。它是由锁存信号Ⅳ结束产生的负跳变来产生。在这个总的电路设计中包含有几个不同功能的分电路,每个电路在本设计中都有着自己特有的功能,也只有这几个分电路组合在一起才使得整个的电路实现其所要达到的功能。所以还是先介绍一下每一个分电路的功能特点。第三章硬件电路设计3.1时基电路和闸门电路3.1.1时基电路时基电路的作用是产生一个标准时间信号,其高电平持续时间为1s,由555定时器构成的多谐荡器产生。a.555定时器内部结构555定时器是一种模拟电路和数字电路相结合的中规模集成电路,其内部逻辑电路结构如图3—1(a)所示及管脚图如图3—1(b)所示:10图3—1(a)555定时器内部逻辑电路结构图3—1(b)555定时器管脚图它由分压器、比较器、基本R--S触发器和放电三极管等部分组成。分压器由三个5K的等值电阻串联而成。分压器为比较器1A、2A提供参考电压,比较器1A的参考电压为23ccV,加在同相输入端,比较器2A的参考电压为13ccV,加在反相输入端。比较器由两个结构相同的集成运放1A、2A组成。高电平触发信号加在1A的反相输入端,与同相输入端的参考电压比较后,其结果作为基本R--S触发器_DR端的输入信号;低电平触发信号加在2A的同相输入端,与反相输入端的参考电压比较后,其结果作为基本R—S触发器_DS端的输入信号。基本R--S触发器的输出状态受比较器1A、2A的输出端控制。b.多谐振荡器工作原理由555定时器组成的多谐振荡器如图3—2(a)所示,其中R1、R2和电容C11为外接元件。其工作波如图3—2(b)所示:图3—2(a)由555定时器构成的多谐谢振荡器图3—2(b)由555定时器构成的多谐谢振荡器工作波形设电容的初始电压cU=0,t=0时接通电源,由于电容电压不能突变,所以高、低触发端THV=TLV=013VCC,比较器A1输出为高电平,A2输出为低电平,即_1DR,_0DS(1表示高电位,0表示低电位),RS触发器置1,定时器输出01u此时_0Q,定时器内部放电三极管截止,电源ccV经1R,2R向电容C充电,cu逐渐升高。当cu上升到13ccV时,2A输出由0翻转为1,这时__1DDRS,RS触发顺保持状态不变。所以0t1t期间,定时器输出0u为高电平1。121tt时刻,cu上升到23ccV,比较器1A的输出由1变为0,这时_0DR,_1DS,RS触发器复0,定时器输出00u。12ttt期间,_1Q,放电三极管T导通,电容C通过2R放电。cu按指数规律下降,当cu23ccV时比较器1A输出由0变为1,R-S触发器的_DR_1DS,Q的状态不变,0u的状态仍为低电平。2tt时刻,cu下降到13ccV,比较器2A输出由1变为0,R---S触发器的_DR1,_DS0,触发器处于1,定时器输出01u。此时电源再次向电容C放电,重复上述过程。表3—1555集成定时器的功能表本设计需要的时基信号波形如图3-3所示图3-3本设计要求的时基波形振荡器的输出波形如图3-3所示,其中stst25.0,121。由公式CRRt2117.0和CRt227.0,可计算出电阻21RR,及电容C的值.若取电容13fC10则,2235.70.7tKCR取236RK112107.10.7tKCRR取1107RK可得到本设计的时基电路,如图3—4所示:1234ABCD4321DCBA+5R1107KR236K84762513555GNDToTRTHCtRdOUT10uF0.01uF图3-4时基电路3.1.2闸门电路测量控制电路(闸门电路):用于控制输入脉冲是否送给计数器计数。由一个数字逻辑元件与非门来独立完成,其一端输入高电平持续时间为1s(0.25s)的时基信号,另一端输入经过放大整形后的未知频率的待测信号,与非门的输出端接低位计数器的信号输入端。如图3-5所示:1234ABCD4321DCBA123A74ALS00图3-5闸门电路14闸门电路部分的与非门选用74LS00,74LS00是四2输入与非门。其管脚图如图3-6所示。图3-674LS00管脚图表3-274LS00真值表3.2放大和整形电路为了能测量不同电平值与波形的周期信号的频率,必须对被测信号进行放大与整形处理,使之成为能被计数器有效识别的脉冲信号。信号放大与波形整形电路的作用即在于此。3.2.1放大电设计低频放大电路采用由3DG100构成带电流串联负反馈的分压式单管共射放大电路比较合适,工作点稳定,工作频率范围较宽,放大器输入阻抗比较大。电路结构如图3-7所示:15图3-7低频信号放大电路在图3-7所示低频信号放大电路中,三极管3DG100起电流放大作用,是组成放大器电路的关键元件。直流电源Vcc提供整个放大电路的能源,并且与电阻R1,R2,Rp确定三极管合适的静态工作状态,即保证三极管的发射结正向偏置,集电结反向偏置,使三极管处于正常放大的状态。集电极通过一个电阻Re接地,通过该电阻的反馈来自动调节Ube的大小,使Ube基本保持不变。为了增大放大倍数,减少输入阻抗,在Re的两端并联一个较大的旁路电容Ce,若Ce两端的交流压降可以忽略,则电压放大倍数将不会因此而下降。电容C的作用是隔直流。高频放大电路采用的是ucp1651芯片对高频信号进行放大,放大电路如图3-8所示:123456ABCD654321DCBATitleNumberRevisionSizeBDate:6-Jun-2010SheetofFile:K:\pbj123.DDBDrawnBy:C310pFC110pFC210pFR?RES2被测信号2upc1651+5图3-8高频信号放大电路3.2.2整形电路设计16整形电路的作用是将输入的周期性信号,如正弦波、三角波或其他呈周期性变化的波形变换成脉冲波,其周期不变。将其他波形变换成脉冲波的电路有多种,如施密特触发器、单稳态触发器、比较器等,本设计用到是过零比较器,如图3-9所示:123456ABCD654321DCBATitleNumberRevisionSizeBDate:9-Jun-2010SheetofFile:J:\pbj123.DDBDrawnBy:10uF1K100kOP37NOT-++5V7404图3-9被测信号整形电路在整形电路中比较放大电路采用OP37将输入得非方波信号(如正弦波,三角波等)转换为方波加以限幅,消波,在利用7404整形使其转换成TTL电平输出。输出波形如图3-10所示:UiUo图3-10脉冲形成电路波形图本电路由放大电路与整形电路两部分组成。对于输入幅度比较小的正弦波,三角波,方波信号,要测量其频率大小,首先要进行放大整形,变成同频率的方波信号,实现此功能的电路如图3-11所示:17123456ABCD654321DCBATitleNumberRevisionSizeBDate:9-Jun-2010SheetofFile:J:\pbj123.DDBDrawnBy:C?10pFR110KR239KRp47K+53DG100100uF47K10K1KCe被测信号2Vi10uF1K100kOP37NOT-++5V7404图3-11放大与整形原理图3.3逻辑控制电路控制电路是通用电子计数器完成逻辑控制的指挥系统,控制着主闸门的开启和关闭。在控制电路的协调指挥下,全机各部分电路协调动作,完成各项测量工作。通用电子计数器的测量程序是计数—显示—复零。也就是说,在主门开启的时间内进行计数,然后由显示电路将计数结果显示出来,接着发出复零信号使仪器又恢复到测量前的初始工作状态。逻辑控制电路用来产生两种控制信号,一种是控制锁存器锁存的脉冲信号,另一

1 / 29
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功