数字电子技术基础试卷

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

数字电子技术基础试卷(本科)及参考答案试卷二及其参考答案试卷二一、(18分)选择填空题1.用卡诺图法化简函数F(ABCD)=(0,2,3,4,6,11,12)+(8,9,10,13,14,15)得最简与-或式________。A.B.C.D.2.逻辑函数F1、F2、F3的卡诺图如图1-2所示,他们之间的逻辑关系是。A.F3=F1•F2B.F3=F1+F2C.F2=F1•F3D.F2=F1+F3图1-23.八选一数据选择器74151组成的电路如图1-3所示,则输出函数为()。A.B.C.D.图1-34.图1-4所示电路中,能完成Qn+1=逻辑功能的电路是()mdBCBFCBDAFCBDFABCDF111CF10001111001AB1111CF20001111001AB11111CF30001111001ABBCCABALBCACABLBCCAABLCBCAABL01L74HC151D0D1D2D3D4D5D6D7ES2S1S0YCBAnQ1JQQ1KC100D图1-45.D/A转换电路如图1-5所示。电路的输出电压υ0等于()A.4.5VB.-4.5VC.4.25VD.-8.25V图1-56.用1K×4位的DRAM设计4K×8位的存储器的系统需要的芯片数和地址线的根数是()A.16片,10根B.8片,10根C.8片,12根D.16片,12根7.某逻辑门的输入端A、B和输出端F的波形图1-7所示,F与A、B的逻辑关系是:A.与非;B.同或;C.异或;D.或。图1-7二、(12分)逻辑电路如图2a、b、c所示。试对应图d所示输入波形,分别画出输出端L1、、L2和L3的波形。(设触发器的初态为0)(a)(b)VDDRFIOUT1IOUT28VAD7533–+D0D1D2D3D4D5D6D7D8D9O0000001001ABF1BACL1&=1≥11DC1QCA=1&BL21DQQC1B1JQQ1KA11JQQ1KC1C0(c)(d)图2三、(12分)发由全加器FA、2-4线译码器和门电路组成的逻辑电路如图3a所示。试在图b中填写输出逻辑函数L的卡诺图(不用化简)。(a)(b)图3四、(12分)用最少的与非门设计一个组合逻辑电路,实现以下逻辑功能:时,时;时;时,输出为任意态。1.在图4中填写逻辑函数Y的卡诺图2.写出逻辑表达式3.画出逻辑电路图4五、(15分)分析如图5所示时序逻辑电路。(设触发器的初态均为0)1.写出各触发器的时钟方程、驱动方程、状态方程;2.画出完整的状态图,判断电路是否具能自启动;3.画出在CP作用下的Q0、Q1及Q3的波形。11ENCL31&ENAB&EN11ABCCOCiSiabCi–1FA&1Y0Y1Y2Y3EA0A1dcCI&&LdaabcL0001XXABY0101XXBAY1001XXBAY1101XXBX1aX0AY图5六、(15分)试用正边沿D触发器设计一个同步时序电路,其状态转换图如图6所示。1.列出状态表;2.写出各触发器的激励方程和输出方程;3.说明电路功能。图6七、(16分)由555定时器、3-8线译码器74HC138和4位二进制加法器74HC161组成的时序信号产生电路如图7所示。1.试问555定时器组成的是什么功能电路?计算vo1输出信号的周期;2.试问74LVC161组成什么功能电路?列出其状态表;3.画出图中vo1、Q3、Q2、Q1、Q0及L的波形。>1J1K>1J1K>1J1K&1CPQ0Q1Q2C1C1C1CP00011/01/11/00/00/0100/01/1110/0图7+5VCETQ3Q2Q1Q0TCCEPCPPED3D2D1D0CR74LVC16111111101k1k0.1μFY0Y1Y2Y3Y4Y5Y6Y7E1E2E3A2A1A074HC138&LC76213584vO10.01FR2555R1试卷二参考答案一、选择填空1.C2.B3.C4.B5.B6.C7.B二、输出端L1、L2和L3的波形如图A2所示。图A2三、输出逻辑函数L的卡诺图如图A3所示。图A3四、1.逻辑函数Y的卡诺图如图A4所示。2.,3.电路图略图A4五、1.时钟方程:1110110111111101daabcL101000YXXAABAXABXXAABAXAB11010111××××0101BX1aX0AYCPCPCP2001QCP激励方程:;;状态方程:,,2.电路的状态图如图A5-2所示。电路具有自启动功能。图A5-23.波形图如图A5-3所示。图A5-3六、1.电路状态表如表A6所示。表A6X=0X=10000/001/00101/010/01010/000/11111/001/12.激励方程:,输出方程:3.电路为可控三进制计数器七、1.555定时器组成多谐振荡器。2.74LVC161组成五进制计数器,电路状态表如表A7所示3.vo1、Q3、Q2、Q1、Q0及L的波形如图A7组成。1020KQJ,1111KJ,12012KQQJ,0000210cpQcpQQQnnnn111111cpQcpQQnnn22221012cpQcpQQQQnnnnn000111011110010101001100Q2Q1Q0CPQ0Q1Q2nnQQ01ZQQnn/1011XQQXQDnnn0111nnnnnQQXQQXQD010100XQZn1μs2107.0)(7.0221pLpHCRCRRttT图A7L1υo1Q3Q2Q1Q01111111111010111100011110001表A71011110011001101110111101110111111111011nnnnQQQQ0123101+11213nnnnQQQQ

1 / 8
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功