数字逻辑与逻辑设计模拟卷及答案

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

1《数字电路与逻辑设计》模拟卷(考试时间120分钟)姓名学号班级总分题号一二三四五六核分人题分201010102822复查人得分得分一.填空题(每空2分,共20分)1.(A2.C)16=()102.(110001000001)2421码=()103.已知[X]反=1.1010,那么[X]真值=()。4.)13,11,10,5,1()15,14,9,8,6,2,0(),,,(dDCBAF,其最简与或式F()。5.分析右图所示电路的逻辑关系,写出相应的逻辑表达式F为()。6.设计一个158进制的计数器,最少需要()个触发器。7.当用D触发器实现T’触发器功能时,则D端应接()端。8.模为2n的扭环形计数器,其无用状态数为()。&ABC&DEFRF29.如下图所示逻辑部件,其中各方框中采用模N的计数器作N次分频器,则Z输出的频率是()。10.时序逻辑电路使用时钟脉冲CP上升沿更新状态的边沿触发器,已知CP及输入X的波形如下图所示,则X的取值(从左向右)是()。得分二.单项选择题(每小题1分,共10分)1.与二进制0101等值的余3码是()。(1)1010(2)1000(3)0001(4)00112.二进制数011001的典型格雷码是()。(1)011011(2)101101(3)010111(4)0101013.表达式F=AB可用来表示()。(1)AB(2)AB(3)AB(4)AB4.如将TTL“与非”门仅作为“非”门使用,则多余输入端应做()处理。(1)全部挂高(2)其中一个接地(3)全部接地(4)部分接地5.标准与或式是由()构成的逻辑表达式。(1)与项相或(2)最小项相或(3)最大项相与(4)或项相与6.如图所示由两个”与非”门构成的基本触发器,欲使该触发器保持现态,则该触发器输入信号应为()。(1)S=R=0(2)S=R=1(3)S=1R=0(4)S=0R=17.n位二进制译码器与门阵列中,共有()个二极管。(1)n2(2)n×2n(3)2n(4)n模8模10Z3.2MHzCPX&&RSQQ38.下图所示是()触发器的状态图。(1)RS(2)D(3)T(4)JK9.用()电路构成模8计数器的逻辑电路最简。(1)异步计数器(2)同步计数器(3)环行计数器(4)扭环行计数器10.PLA逻辑结构中,包含“与”阵列,它是一个()阵列。(1)部分编码(2)全编码(3)部分译码(4)全译码得分三.多项选择题(每小题2分,共10分)1.设A、B、C、D是四位二进制码,若电路采用奇检验,则校验位Q的逻辑表达式是()。(1)A⊕B⊕C⊕D⊕1(2)A⊕B⊕C⊕D⊕0(3)A⊙B⊙C⊙D⊙0(4)A⊙B⊙C⊙D⊙12.下列逻辑电路中,不属于组合逻辑电路的是()。(1)序列信号检测器(2)全加器(3)译码器(4)数据选择器(5)数据锁存器3.n个变量构成的最小项mi和最大项Mi之间,满足关系()。(1)mi=Mi(2)mi=Mi(3)mi+Mi=1(4)miMi=1(5)miMi=04.下列触发器中,能用来构成移位寄存器的有()。(1)同步式D触发器(2)维持阻塞JK触发器(3)边沿T触发器(4)主从JK触发器(5)基本SR触发器5.如图所示,初始时,1Qn,图中()能实现n1QQn的逻辑功能(1)(2)(3)(4)(5)DQcpQDQcpQ“1”JQcpKQ“0”JQcpKQJQcpKQ0111004得分四.改错题(每小题2分,共10分)先找到出错位置,然后改正。1.用九片3-8译码器构成两级选择电路,最多能实现8-72变量译码器功能。2.对JK型触发器,若希望其状态由0转变为1,则所加的激励信号是JK=×0。3.给定一个ROM阵列逻辑图如下图所示,请将下表改写成和阵列逻辑图相应的ROM真值表。A1A0D2D1D0000110110110111111014.一个四位二进制减法计数器的起始值为1001,经过100个时钟脉冲后的值为1100。5.容量为4K×8的PROM电路,它的存储体可存放1024个字,可实现8个10变量的组合逻辑函数。得分五.分析题(共28分)1.分析图示电路:要求(1)说明电路类型及性质;(2)写出电路状态方程和输出方程;(3)画出电路状态转换图;(4)求电路逻辑功能。(10分)W0W1W2W3A1A1A0A0D2D1D0DQ1C1Q1Q=DQ2C1Q2QDQ3C1Q3QCP&1&52.设触发器的初始状态Q=0,已知J、K端和CP端的输入信号如下图所示,试分别画出主从JK触发器和负边沿JK触发器的输出端Q的波形。(8分)3.分析右图所示74LS194移位寄存器构成的时序电路。(1)画出它的完整状态图;(2)它的计数模M=?(3)求序列值;(4)讨论自启动能力(即有无挂起现象)(10分)得分六.设计题(共22分)1.用JK型触发器和PLA实现"0110"序列检测器,画出逻辑阵列图。(状态编码用自然态序)(12分)2.用一块74LS151,一块74LS161及其它逻辑门电路实现011101序列信号发生器。(10分)CPJKQ主从Q负边沿123456&S1QAQBQCQDS0CrDRABCDDL“0”“1”CP“1”741946得分一.填空题(每空2分,共20分)1.162.752.6413.–0.01014.三个二维块,答案多种5.DEFABC6.87.Q8.nn229.0.04MHz10.101011得分二.单项选择题(每小题1分,共10分)1.(2)2.(4)3.(1)4.(1)5.(2)6.(2)7.(2)8.(3)9.(1)10.(3)得分三.多项选择题(每小题2分,共10分)1.(1)(3)2.(1)(5)3.(2)(3)4.(2)(3)(4)5.(2)(3)(5)得分四.改错题(每小题2分,共10分)先找到出错位置,然后改正。1.6-642.JK=1×3.A1A0D2D1D0000100100110110111014.01015.它的存储体可存放4096个字,可实现8个12变量的组合逻辑函数。

1 / 6
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功