试题库及答案试卷一一.基本概念题(一)填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。2.在逻辑电路中,三极管通常工作在饱和和截止状态。3.(406)10=(110010100)8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。5.TTL集成JK触发器正常工作时,其dR和dS端应接电平。6.单稳态触发器有两个工作状态和,其中是暂时的。7.一般ADC的转换过程由、、和4个步骤来完成。8.存储器的存储容量是指。某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。(二)判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。()2.寄存器属于组合逻辑电路。()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。()4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。()5.PLA的与阵列和或阵列均可编程。()6.八路数据分配器的地址输入(选择控制)端有8个。()7.关门电平UOFF是允许的最大输入高电平。()8.最常见的单片集成DAC属于倒T型电阻网络DAC。()(三)选择题(共16分,每题2分)1.离散的,不连续的信号,称为()。A.模拟信号B.数字信号2.组合逻辑电路通常由()组合而成。A.门电路B.触发器C.计数器3.8线—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出012YYY的值是()。A.111B.010C.000D.1014.十六路数据选择器的地址输入(选择控制)端有()个。A.16B.2C.4D.85.一位8421BCD码译码器的数据输入线与译码输出线的组合是()。A.4:6B.1:10C.4:10D.2:46.常用的数字万用表中的A/D转换器是()。A.逐次逼近型ADCB.双积分ADCC.并联比较型ADC7.ROM属于()。A.组合逻辑电路B.时序逻辑电路8.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是()。A.1011--0110--1100--1000—0000B.1011--0101--0010--0001—0000二.电路分析题(一)对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。(9分)Z=CBACBABABC=0(二)对下列门电路:(1)写出门电路的名称;(2)写出它们的输出。(8分)例:与门Y=AB(a)(b)(c)(a)(b)(c)(d)(d)(三)试用3线—8线译码器74LS138和门电路实现下列函数。(10分)Z(A、B、C)=AB+AC=1YBA&YBA&BAYENCuOuICTGSTAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138(四)分析下列电路是几进制的计数器。(10分)(五)74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。(7分)74LS161逻辑功能表(六)555定时器的功能表如下,(1)简单分析下图电路的工作原理,(2)该555定时器组成什么电路,(3)画出相应的输出波形。(5分)555定时器功能表输入输出DRTH(uI1)TR(uI2)uOVTD状态CRLDCTPCTTCPQ3Q2Q1Q001111×0111××0×1×××01×××0000D3D2D1D0Q3Q2Q1Q0Q3Q2Q1Q0加法计数CRLDCTPCTTD3D2D1D0Q3Q2Q1Q0CO74LS161CPCP&“1”“1”“1”0××低导通123VCC13VCC高截止123VCC13VCC不变不变123VCC13VCC低导通试卷一答案一.基本概念题(一)填空题1.组合逻辑电路、时序逻辑电路2.饱和、截止3.0100000001104.A和B两个、YAB、YAB、YA=B5.高6.稳态、暂稳态、暂稳态7.采样、保持、量化、编码8.存储单元的总和、215×4(二)判断题1.×2.×3.√4.√5.√6.×7.×8.√(三)1.B2.A3.C4.C5.C6.B7.A8.A二.电路分析题(一)(1)真值表(2分)(2)卡诺图化简(3分)13VCC23VCCuo00uIttDTHOUTVSSCO0.01μFuOuIVCC12345678VCC555TRDRABCZ000000110101011×100110111100111×(3)逻辑图(表达式2分,逻辑图2分)Z=CBABA=A⊕B+CBC=0(二)(a)异或门Y=BABA=A⊕B(2分)(b)集电极开路与非门Y=BA(2分)(c)三态门EN=0时,Y=BA;EN=1时,Y=高阻抗(2分)(d)CMOS传输门C=1、C=0时,uO=uI(2分)(三)Z(A、B、C)=AB+AC=AB(C+C)+AC(B+B)=ABC+ABC+ABC+ABC=m1+m3+m6+m7=7631mmmm(5分)(5分)(四)解:nn0010101,1,,JKJQKQ10ZQQ(1分)=1≥1ZCBASTAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138CBA“1”&Z10BCA01001011××1111nn+1n()QJQKQCPn+1nnnnn00000000Q11()JQKQQQQCPn+1nnnnnn111110101Q()JQKQQQQQCP(2分)状态表(3分)CPn1Qn0Qn+11Qn+10QZ000010101100210110311001归纳上述分析结果可知,该时序电路为同步4进制加法计数器。(2分)(五)1.当74LS161从0000开始顺序计数到1010时,与非门输出“0”,清零信号到来,异步清零。(1分)2.该电路构成同步十进制加法计数器。(2分)3.状态图(4分)(六)(1)由555功能表可知,当uI31VCC时,uO=1;;当31VCCuI32VCC时,uO=不变;当uI32VCC时,uO=0。(1分)(2)该电路组成施密特触发器。(2分)(3)(3分)00011011Q1Q0/Z/1/0/0/00000000110011000101000110111001001010110010087654231910(2分)13VCC23VCCuo00uItt