微机原理与接口复习提纲

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

微机原理与接口复习提纲一、单项选择题1.CPU与外设间数据传送的控制方式有(D)A.中断方式B.DMA方式C.程序控制方式D.以上三种都是2.8086CPU内标志寄存器中的控制标志位占(C)A.9位B.6位C.3位D.16位3.CPU与I∕O设备间传送的信号有(D)A.数据信息B.控制信息C.状态信息D.以上三种都是4.8255A这既可作数据输入、出端口,又可提供控制信息、状态信息的端口是(D)A.B口B.A口C.A、B、C三端口均可以D.C口5.设串行异步通信的数据格式是:1个起始位,7个数据位,1个校验位,1个停止位,若传输率为1200,则每秒钟传输的最大字符数为(C)A.10个B.110个C.120个D.240个6.在数据传输率相同的情况下,同步字符传输的速度要高于异步字符传输,其原因是(D)A.字符间无间隔B.双方通信同步C.发生错误的概率少D.附加的辅助信息总量少7.采用高速缓存Cache的目的是(B)A.提高总线速度B.提高主存速度C.使CPU全速运行D.扩大寻址空间8.在中断方式下,外设数据输入到内存的路径是(D)A.外设→数据总线→内存B.外设→数据总线→CPU→内存C.外设→CPU→DMAC→内存D.外设→I∕O接口→CPU→内存9.CPU响应中断请求和响应DMA请求的本质区别是(B)A.中断响应靠软件实现B.响应中断时CPU仍然仍控制总线,而响应DMA请求时,CPU要让出总线C.速度慢D.控制简单10.堆栈的工作方式是(D)A.先进先出B.随机读写C.只能读出,不能写入D.后进先出11.指令MOVAX,[3070H]中源操作数的寻址方式为(D)A.寄存器寻址B.直接地寻址C.立即寻址D.间接寻址12.Reset信号到来后,8086CPU的启动址为(C)A.00000HB.FFFFFHC.FFFF0HD.0FFFFH13.用3片8259A级联,最多可管理的中断是数(B)A.24级B.22级C.23级D.21级14.在8086CPU内部,总线接口单元和执行单元两者的工作方式为(B)。A、串行且同步B、并行但不同步C、并行且同步D、串行但不同步18.8253的计数器的最大计数初值是(D)A.65536B.FFFFHC.FFF0HD.0000H19.擦除EPROM中的信息可用的方式是(C)。A、加12.5V电压B、加5V电压C、紫外线照射D、红外线照射20.某微机字长16位,其存储器容量为64KB,如果按字节编址,其寻址范围是(D)A.0~16K字B.0~32K字C.0~16KBD.0~64KB字21.在DMA方式下,将内存数据传送到外设的路径是(D)A.CPU→DMAC→外设B.内存→数据总线→外设C.内存→CPU→总线→外设D.内存→DMAC→数据总线→外设22.要使8253输出1个时钟周期(1CLK)宽度的负脉冲,可选择哪几种工作方式(D)A.方式2,4,0B.方式0,4,5C.方式2,4,5D.方式1,4,523.通常,中断服务程序中的一条CLI指令目的是(B)A.禁止低一级中断产生B.禁止所有可屏蔽中断C.禁止同级中断产生D.禁止高一级中断产生24.8086/8088CPU为了保证在有多个中断源的中断系统中,确定一个中断源并转入相应的中断服务程序,采用的方法是(C)。A.中断向量B.向量中断C.优先排队D.并行工作25.若8086CPU主频为5MHz,则其基本总线周期为(A)A.200nsB.500nsC.125nsD.250ns26.8255A的方式选择控制字为80H,其含义是(D)A.A、B、C口全为输入B.A口为输出,其他为输入C.A、B为方式0D.A、B、C口均为方式0,输出27.对可编程接口芯片进行读/写操作的必要条件是(C)A.RD=0B.WR=0C.RD=0或WR=0D.CS=028.要管理64级可屏蔽中断,需要级联的8259A芯片数为(D)A.4片B.8片C.10片D.9片29.CPU响应两个硬中段INTR和NMI时,相同的必要条件是(B)A:允许中断B:当前指令执行结束C:总线空闲D:当前访存操作结束30.已知SRAM2114芯片容量为1K×4位,若要组成16KB的系统存储器,则共需芯片数和组成的芯片组数为(A)。(1)32和16;(2)16和32;(3)32和3;(4)16和1631.已知SRAM2114芯片容量为16K×1位,若需组成64KB的系统存储器,则组成的芯片组数和每个芯片组的芯片数为(D)。(1)2和8;(2)1和16;(3)4和16;(4)4和832.若8086/8088系统采用单片8259A,其中断类型号为46H时,试问其中断矢量指针是(C)。A:184HB:178HC:118HD:280H33.8088CPU内部的数据总线有(B)条。(1)8条;(2)16条;(3)20条;(4)32条34.若(AL)=0FH,(BL)=04H,则执行CMPAL,BL后,AL和BL的内容为(A)。(1)OFH和04H;(2)0B和04H;(3)0F和0BH;(4)04和0FH35.在并行可编程电路8255中,8位的I/O端口共有(C)。(1)1个;(2)2个;(3)3个;(4)4个36.可编程计数/定时器电路8253的工作方式共有(D)。(1)3种;(2)4种;(3)5种;(4)6种37.在PC/XT中,NMI中断的中断矢量在中断矢量中的位置。(C)A:是由程序指定的B:是由DOS自动分配的C:固定在0008H开始的4个字节中D:固定在中断矢量表的表首二、填空题1.用2K×8的SRAM芯片组成32K×16的存储器,共需SRAM芯片___32_______片,产生片选信号的地址需要____4_____位2.在8086中,一条指令的物理地址是由___段地址×16+偏移地址_____相加得到的。3.8086CPU只在_____当前指令执行结束或总线空闲时__时,才执行总线周期。4.从CPU的NMI引脚产生的中断叫做__非屏蔽中断___,他的响应不受____IF__的影响。5.中断类型码为15H的中断,其服务程序的入口地址一定存放在__54H,55H,56H,57H__四个连续的单元中,若这四个单元的的内容为:66H、50H、88H、30H,则其服务程序的入口地址为_3088:5066___。6.在8086系统中,最小模式下CPU通过__HOLD___引脚接收DMA控制器的总线请求,而从____HLDA___引脚上向DMA控制器发总线请求允许。7.设微机的地址总线为16位,其RAM存储器容量为32KB,首地址为4000H,且地址是连续的,则可用的最高地址是____0BFFFH______。8.CPU响应两个硬中段INTR和NMI时,相同的必要条件是(B)。A、允许中断B、当前指令执行结束C、总线空闲D、当前访存结束9.设8253的计数器1的输入时钟频率为1MHz,以BCD码计数,要求该通道每隔5ms输出一个正跳变信号,则其方式控制字应为___01110001B______。10.若要可编程并行芯片8255A三个端口均作为输入口,则其方式选择控制字应为__________80H__________。11.类型码为____16H_________的中断所对应的中断向量存放在0000H:0058H开始的4个连续单元中,若这4个单元的内容分别为__80H70H60H50H______,则相应的中断服务程序入口地址为5060H:7080H。12.如果8086CPU对I∕O端口进行读操作,则至少应使___________________________三个控制信号有效。13.SRAM靠______寄存器_______存储信息,DRAM靠______MOS管的栅电容上的电荷___存储信息,为保证DRAM中内容不丢失,需要进行________刷新_____操作。14.CPU在指令的最后一个时钟周期检测INTR引脚,若测得INTR为___1_____且IF为__1__,则CPU在结束当前指令后响应中断请求。15.时钟周期是CPU的时间基准,它由计算机的_______主频_________决定,若8086的时钟周期为250ns,则基本总线周期为____1000ns____________。16.系统堆栈是按______先进后出________的原则工作的,堆栈指示器总是指向______栈顶________。17.从CPU的NMI引脚产生的中断叫做__非屏蔽中断____,他的响应不受___IF___的影响。18.8255A工作于方式1输入时,通过____INTR_____信号表示端口已准备好向CPU输入数据。。19.设主片8259A的IR2上接有一从片,IR5上引入了一个中断申请。那么初始化时,主、从片的ICW3分别是_00000100B和00100000B_______。20.8086管理着____1M______的内存空间和_____64K个____的I/O端口空间。21.在80x86系统中,I/O端口的地址采用独立编码方式,访问端口时要使用专门的I/O指令,有2种寻址方式,其具体形式是:直接寻址和DX间接寻址。22.在存储器系统中实现片选的方法有___全译码法______、____部分译码法_______、和_______线选法______三种。23.共阴数码管显示3的显示代码是___01001111B______。24.8086CPU从内部功能上可分为____总线接口部件_BIU_____和___执行部件EU______两个独立的功能部件。25.8086CPU通过数据总线对____存储器______进行一次访问所需的时间为一个总线周期,一个总线周期至少包括_____4______时钟周期。26.在8086CPU系统中,设某中断源的中断类型码为08H,中断矢量为0100H:1000H,则相应的中断矢量存储地址为___20H,21H,22H,23H__________;从该地址开始,连续的4个存储单元存放的内容依次为._00100001___________27.8086CPU的内存寻址空间最大为_____1M_______字节,I/O接口寻址能力为_______256____个8位端口.28.接口的功能:_信号的形式变换____________、__电平的转换放大_______、_____锁存及缓冲_______、_____I/O定向________、__并行及串行I/O的转换29.CPU经I/O口与外设进行信息交换的数据传送方式有以下:查询式输出方式;中断控制方式;DMA方式及I/O处理控制方式。种。30.8086/8088系统中每种中断的优先次为内部中断非屏蔽中断可屏蔽中断。31.8086的引脚MN/MX接+5V,则当CPU执行OUTDX,AX指令时,其引脚RD*、WR*、M/IO*的状态为1,0,032.8086CPU通过数据总线对存储器进行一次访问所需的时间为一个总线周期,一个总线周期至少包括4时钟周期.33.8253A的CLK0接1.5MHz的时钟,欲使OUT0产生频率为300KHz的方波信号,则8253的计数值应为____5___,应选用的工作方式是____3_____34..在8086的中断中,只有可屏蔽中断需要硬件提供中断类型码。35.一个可编程的定时器内部通常有计数初值寄存器和计数执行单元。计数器的初值由OUT指令写人初值寄存器,当计数执行单元中的数值减为零时,计数器OUT端输出信号。四.简答分析题1.8259A中的中断屏蔽寄存器IMR和8086/8088的中断允许标志IF有何区别?在中断响应过程中,它们怎样配合起来工作?1.若IMR的某位为0则该位对应的引脚上的中断请求未加屏蔽,让它通过而进入中断优先级裁决器作裁决。若IMR的某位为1则屏蔽该位对应的引脚上的中断请求,不让它进入中断优先级裁决器。而8086/8088CPU的中断允许标志IF为1则允许INTR引脚进入的中断,IF为0则屏蔽INTR引脚进入的中断。与8259A的IMR位为0为1正好相反。2.在中断响应过程中

1 / 11
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功