实验14VHDL译码器与编码器的设计与仿真

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

实验十四译码器与编码器的设计与仿真一、实验内容1.参照芯片74LS138的电路结构,在QuartusII中用逻辑图和VHDL语言设计3-8译码器;2.参照芯片74LS148的电路结构,在QuartusII中用逻辑图和VHDL语言设计8-3优先编码器。二、实验要求8-3编码器、3-8译码器的逻辑表达式;8-3编码器、3-8译码器的逻辑图;用VHDL语言设计8-3编码器、3-8译码器。三、电路功能介绍1.74148:8-3优先编码器(8to3PriorityEncoder)用途:将各种输入信号转换成一组二进制代码,使得计算机可以识别这一信号的作用。键盘里就有大家天天打交道的编码器,当你敲击按键时,被敲击的按键被键盘里的编码器编码成计算机能够识别的ASCII码。译码器与编码器的功能正好相反。逻辑框图逻辑功能表INPUTSOUTPUTSEN0N1N2N3N4N5N6N7NA2A1A0EOGS1××××××××111110×××××××0000010××××××01001010×××××011010010××××0111011010×××01111100010××011111101010×0111111110010011111111110101111111111110逻辑表达式和逻辑图:由你来完成。2.74138:3-8译码器(3to8Demultiplexer),也叫3-8解码器用途:用一组二进制代码来产生各种独立的输出信号,这种输出信号可以用来执行不同的工作。显示器中的像素点受到译码器的输出控制。逻辑框图:用逻辑符号(Symbol)来解释该电路输入与输出信号之间的逻辑关系,既省事又直观如下图所示。逻辑功能表:用真值表来定量描述该电路的逻辑功能。这个表是设计3-8译码器的关键;74138的逻辑功能表如下:INPUTOUTPUTSelectEnableCBAG1 ̄GHA ̄G2B ̄Y ̄7 ̄Y ̄6 ̄ ̄Y ̄5 ̄ ̄Y ̄4 ̄Y ̄3 ̄Y ̄2 ̄Y ̄1 ̄Y ̄0××××××000001010011100101110111×110××10010010010010010010010011111111111111111111111011111101111110111111011111101111110111111011111101111111注:使能端G1是高电平有效;使能端G2是低电平有效,G2=G2AANDG2B。

1 / 4
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功