实验二译码器及其应用一、实验目的设计一个4线—16线译码器,并测试其逻辑功能二、实验设备与器件1、电源转接箱DL-DY012、5V稳压电源DL-DY033、数字电路实验箱DL-SD014、万用表5、74LS138(3线-8线译码器)2片三、实验原理译码器是一个多输入、多输出的组合逻辑电路。它的作用是把给定的代码进行“翻译”,变成相应的状态,使输出通道中相应的一路有信号输出。译码器在数字系统中有广泛的用途,不仅用于代码的转换、终端的数字显示,还用于数据分配,存贮器寻址和组合控制信号等。不同的功能可选用不同种类的译码器。下面以3线-8线译码器74LS138为例进行分析,图2-1(a)、(b)分别为其逻辑图及引脚排列。其中A2、A1、A0为地址输入端,0Y~7Y为译码输出端,S1、2S、3S为使能端。表3-1为74LS138功能表当S1=1,2S+3S=0时,器件使能,地址码所指定的输出端有信号(为0)输出,其它所有输出端均无信号(全为1)输出。当S1=0,2S+3S=X时,或S1=X,2S+3S=1时,译码器被禁止,所有输出同时为1。(a)(b)图2-13-8线译码器74LS138逻辑图及引脚排列表2-1输入输出S12S+3SA2A1A00Y1Y2Y3Y4Y5Y6Y7Y100000111111110001101111111001011011111100111110111110100111101111010111111011101101111110110111111111100××××11111111×1×××11111111四、实验内容及步骤用两片74LS138组合成一个4线—16线译码器,并自拟实验步骤进行逻辑功能测试。五、实验报告写出4线—16线译码器的设计过程,画出测试电路图,并测试其逻辑功能