日期2011.11.171实验名称3选1多选器仿真模拟一.实验目的熟悉quartusII的VHDL文本设计流程全过程,学习简单的组合电路的设计,学会使用元件例化。完成3选1多路选择器的文本编辑输入、综合、仿真,并对其仿真波形做出分析说明。二.实验步骤(一)文本编辑输入:3选一:LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYmux31aISPORT(a1,a2,a3,s0,s1:INSTD_LOGIC;outy:OUTSTD_LOGIC);ENDENTITYmux31a;ARCHITECTUREoneOFmux31aISCOMPONENTmux21aPORT(a,b,s:INSTD_LOGIC;y:OUTSTD_LOGIC);ENDCOMPONENT;SIGNALtmp:STD_LOGIC;BEGINu1:mux21aPORTMAP(a=a2,b=a3,s=s0,y=tmp);u2:mux21aPORTMAP(a=a1,b=tmp,s=s1,y=outy);ENDARCHITECTUREone;(二)实验原理图(三)仿真测试得仿真波形如下:1、功能仿真波形日期2011.11.1722、时序仿真波形(四)管脚图(五)频率输出辨别S1S0频率008HZ018HZ10256HZ111024HZ三、实验结论更好的熟悉quartusII的使用流程,加深了对quartusII的仿真的认识。认真做实验,认真调试,认真分析实验结果。