中兴硬件答案

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

2012年笔试题一、单选题1、锁存器(Latch)是一种对脉冲电平敏感的存储单元电路,它们可以在特定输入脉冲电平作用下改变状态。锁存,就是把信号暂存以维持某种电平状态。锁存器和触发器是具有记忆功能的二进制存贮器件,是组成各种时序逻辑电路的基本器件之一。1、latch由电平触发,非同步控制。在使能信号有效时latch相当于通路,在使能信号无效时latch保持输出状态。DFF由时钟沿触发,同步控制。2、latch对输入电平敏感,受布线延迟影响较大,很难保证输出没有毛刺产生;DFF则不易产生毛刺。3、如果使用门电路来搭建latch和DFF,则latch消耗的门资源比DFF要少,这是latch比DFF优越的地方。4、latch将静态时序分析变得极为复杂。5、目前latch只在极高端的电路中使用,如intel的P4等CPU。8、FPGA:即现场可编程门阵列,亮点在于它的可编程性,这个给设计实现带来了很大的方便。也为降低设计成本提供了可行方案,但是速度较之相同工艺的asic要慢。ASIC:即专用集成电路,亮点在于专用,量身定制所以执行速度较快,比同等工艺的FPGA来说即比FPGA快,而且可以节省在FPGA中的一些没有使用的逻辑实现,大规模生产的话成本也会比FPGA低。9、代码外部质量:用户所能感受到的部分,正确性,易用性,效率,可靠性。内部质量(代码质量):可维护性,灵活性,可移植性,重用,可读性,可测试性,可理解性。10、OSI参考模型是ISO的建议,这一参考模型共分为七层:物理层、数据链路层、网络层、传输层、会话层、表示层和应用层。从协议分层模型方面来讲,TCP/IP由四个层次组成:网络接口层、网络层、传输层、应用层。14、常见的时序逻辑电路有触发器、计数器、寄存器等。15、VerilogHDL程序设计中还使用整型数、实数和字符串型三类常量。这三类常量主要用于电路的辅助描述,在实际电路中没有这三类数值。二、多选题1、传输层协议主要是:传输控制协议TCP(TransmissionControlProtocol)和用户数据报协议UDP(UserDatagramprotocol)。3、ADIPv6与IPv4相比有什么特点和优点?更大的地址空间。IPv4中规定IP地址长度为32,即有2^32-1个地址;而IPv6中IP地址的长度为128,即有2^128-1个地址。更小的路由表。IPv6的地址分配一开始就遵循聚类(Aggregation)的原则,这使得路由器能在路由表中用一条记录(Entry)表示一片子网,大大减小了路由器中路由表的长度,提高了路由器转发数据包的速度。增强的组播(Multicast)支持以及对流的支持。6、建立可综合模型的原则要保证VerilogHDL赋值语句的可综合性,在建模时应注意以下要点:(1)不使用initial。(2)不使用#10。(3)不使用循环次数不确定的循环语句,如forever、while等。(4)不使用用户自定义原语(UDP元件)。(5)尽量使用同步方式设计电路。(6)除非是关键路径的设计,一般不采用调用门级元件来描述设计的方法,建议采用行为语句来完成设计。7、任务和函数的不同点:函数任务函数能调用另一个函数,但是不能调用任务任务可以调用另一个任务,也可以调用函数函数总是在仿真时刻0开始任务可以在非零时刻开始执行函数一定不能包含任何延迟,事件或者时序控制声明语句任务可以包含延迟,事件或者时序控制声明语句函数至少要有一个输入变量,也可以有多个输入变量任务可以没有或者有多个输入,输出,输入输出变量函数只能返回一个值,函数不能有输出或者双向变量任务不返回任何值,或者返回多个输出或双向变量值11、目前,FPGA领域的三大主要厂商就是Altera、Xilinx、Lattice。14、静态存储单元(SRAM)存储原理:由触发器存储数据优点:速度快、使用简单、不需刷新、静态功耗极低;常用作Cache。动态存储单元(DRAM)存贮原理:利用MOS管栅极电容可以存储电荷的原理,需刷新。优点:集成度远高于SRAM、功耗低,价格也低。尽管如此,由于DRAM[1]存储单元的结构简单,所用元件少,集成度高,功耗低,所以目前已成为大容量RAM的主流产品。15、1)时序电路建模时,用非阻塞赋值。2)锁存器电路建模时,用非阻塞赋值。3)用always块建立组合逻辑模型时,用阻塞赋值。4)在同一个always块中建立时序和组合逻辑电路时,用非阻塞赋值。Verilog中不可综合的运算符:===,!==,/(除法),%(取余数)。18、1、latch由电平触发,非同步控制。在使能信号有效时latch相当于通路,在使能信号无效时latch保持输出状态。DFF由时钟沿触发,同步控制。2、latch容易产生毛刺(glitch),DFF则不易产生毛刺。3、如果使用门电路来搭建latch和DFF,则latch消耗的门资源比DFF要少,这是latch比DFF优越的地方。所以,在ASIC中使用latch的集成度比DFF高,但在FPGA中正好相反,因为FPGA中没有标准的latch单元,但有DFF单元,一个LATCH需要多个LE才能实现。4、latch将静态时序分析变得极为复杂。20、1.优点:适用于大规模的网络;复杂的网络拓扑结构,负载共享和最优路径;能更好地处理多媒体;安全性高;隔离不需要的通信量;节省局域网的频宽;减少主机负担。2.缺点:它不支持非路由协议;安装复杂三、判断题9、系统测试的目的为保证网络服务平台的设计与开发的质量和可靠性,系统测试是一个重要的是步骤,目的在于找出系统在开发与设计时可能出现的缺陷与错误。验证系统是否满足用户的需求。10、1,异步传输是面向字符的传输,而同步传输是面向比特的传输。2,异步传输的单位是字符而同步传输的单位是桢。3,异步传输通过字符起止的开始和停止码抓住再同步的机会,而同步传输则是以数据中抽取同步信息。4,异步传输对时序的要求较低,同步传输往往通过特定的时钟线路协调时序。5,异步传输相对于同步传输效率较低。四、简答题1、跨时钟域的基本设计方法有哪些?跨时钟域信号没有工具可以保证其可靠性,只能靠逻辑设计来保证:同步化技术。根据跨时钟域信号特点来选择同步化方法:同步器—控制信号,保持寄存器和握手—地址或数据总线信号,异步FIFO设计—数据总线信号。2、什么是高斯白噪声?如果一个噪声,它的瞬时值服从高斯分布,而它的功率谱密度又是均匀分布的,则称它为高斯白噪声。热噪声和散粒噪声是高斯白噪声。3、常用的逻辑电平有哪些?TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVDS、GTL、BTL、ETL、GTLP、RS232、RS422、RS485等。4、什么是组合电路竞争和冒险,产生的原因是?竞争:同一个门的一组输入信号,由于它们在此前通过不同数目的门,经过不同长度的导线传输,到达门输入的时间会有先后。冒险:逻辑门因输入端的竞争而导致输出产生不应有的峰尖干扰脉冲的现象。产生原因:门电路的延时。五、应用题2、2013年笔试题一、单选题1、AISIS是一个分级的链接状态路由协议,基于DECnetPhaseV路由算法。ISIS可以在不同的子网上操作,包括广播型的LAN、WAN和点到点链路。ISIS是一个链接状态协议,实际上与OSPF非常相似,它也使用Hello协议寻找毗邻节点,使用一个传播协议发送链接信息。2、D以太网媒体接口有:MII、RMII、SMII、GMII,RMII比MII接口少一倍的信号线,SMII比RMII更少的信号线。GMII是千兆网的MII接口,也是相应的RGMII接口。3、A发送参考时钟,100Mbps速率下,时钟频率为25MHz,10Mbps速率下,时钟频率为2.5MHz。接收数据参考时钟,100Mbps速率下,时钟频率为25MHz,10Mbps速率下,时钟频率为2.5MHz。5、A电感的特性是通直流阻交流,频率越高,线圈阻抗越大。磁珠专用于抑制信号线、电源线上的高频噪声和尖峰干扰,还具有吸收静电脉冲的能力。电感器的选择主要根据设计所需要的电气参数及物理参数进行选择。6、C这个也是所使用的PHY芯片资料里规定的UTP端口电平决定的。决定的什么电平,就得接相应的电压了。即如果是2.5v的就上拉到2.5v,如果是3.3v的就上拉到3.3v。中心抽头作用:1.通过提供差分线上共模噪声的低阻抗回流路径,降低线缆上共模电流和共模电压;2.对于某些收发器提供一个直流偏置电压或功率源。7、A区分大小写。跳空格,与布局无关。注释以--开头,以--或行尾结束。标识符由大、小写字母,数字和横线组成,如sysName内部类型标识符全部大写,如BOOLEAN,INTEGER。用户定义的类型名和模块名以大写字母开头,School。8、B15跳,最多15跳,到第16跳为不可达。9、10Gbps10IEEE1588同步报文分类(1)时钟同步中所必须的4个报文类型,分别是Sync()、Follow_up()、Delay_Req()、Delay_Resp()。11、A网络接口指的网络设备的各种接口,我们现今正在使用的网络接口都为以太网接口。常见的以太网接口类型有RJ-45接口,RJ-11接口,SC光纤接口,FDDI接口,AUI接口,BNC接口,Console接口。雪崩光电二极管(APD)接收机。12、LVDS:Low-VoltageDifferentialSignaling低压差分信号,其特点是:1、低电压电源的兼容性;2、低噪声;3、高噪声抑制能力;4、可靠的信号传输;5、能够集成到系统级IC内,它的摆幅为250mv~450mv。14、B在以太网中,所有计算机被连接一条同轴电缆上,采用具有冲突检测的载波感应多处访问(CSMA/CD)方法,采用竞争机制和总线拓朴结构。基本上,以太网由共享传输媒体,如双绞线电缆或同轴电缆和多端口集线器、网桥或交换机构成。在星型或总线型配置结构中,集线器/交换机/网桥通过电缆使得计算机、打印机和工作站彼此之间相互连接。17B18、网络协议的三要素是:语法,语义,同步。(1)语法,即用户数据与控制信息的结构和格式;(2)语义,即需要发出何种控制信息,以及完成的动作与做出的响应;(3)时序,即对事件实现顺序的详细说明。二、多选题1、ABC一个PSTN网由以下几个部分组成:(1)传输系统:以有线(电缆、光纤)为主,有线和无线(卫星、地面和无线电)交错使用,传输系统由PDH过渡到SDH、DWDM;(2)交换系统:设于电话局内的交换设备----交换机,已逐步程控化、数字化,由计算机控制接续过程;(3)用户系统:包括电话机、传真机等终端以及用于连接它们与交换机之间的一对导线(称为用户环路),用户终端已逐步数字化、多媒体化和智能化,用户环路数字化、宽带化。(4)信令系统:为实现用户间通信,在交换局间提供以呼叫建立、释放为主的各种控制信号。2、ABC电子开关的话可以是三极管、开关二极管、晶闸管,如果放宽点用继电器或者光电耦合器可以实现间接控制。3、ACTCP是一种面向连接的、可靠的、基于字节流的传输层通信协议,由IETF的RFC793定义。TCP层是位于IP层之上,应用层(FTP)之下的中间层。4、AB所谓天线的极化,就是指天线辐射时形成的电场强度的方向。当电场强度方向垂直于地面时,此电波就称为垂直极化波;当电场强度方向平行于地面时,此电波就称为水平极化波。5、ABLVTTL分为3.3V、2.5V以及更低电压,3V:LVTTL是Voh=2.4V;Vol=0.4V;Vih=2V,Vil=0.8V。2.5V:Voh=2.0V,Vol=0.2V,Vih=1.7V,Vil=0.7V。6、CD编码/解码(Codec)功能:A/D转化,D/A转化,编码,解码7、AC稳压二极管的特点就是击穿后,其两端的电压基本保持不变,稳压管反向击穿后,电流虽然在很大范围内变化,但稳压管两端的电压变化很小。8、ACI2C总线只有两根双向信号线。一根是数据线SDA,另一根是时钟线SCL。9、ABC放大区,条件:发射结正

1 / 7
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功