《微机原理与接口技术》试题(第一套)一、选择题(每题3分,共30分)1.8288在8086/8088组成的计算机中的作用是(②)。①数据缓冲器②总线控制器③地址锁存器④提供系统时钟CLK2.指令MOV0283H[BX][SI],AX中目标操作数的寻址方式为(②)。①寄存器寻址②基址变址相对寻址③基址寻址④变址寻址3.某存储单元的段基址为3806H,段内偏移地址为2A48H,该存储单元的物理地址为(④)。①4100H②3AA08H③3B008H④3AAA8H38060+2A48=3AAA8H4.某存储器芯片有地址线13根,数据线8根、该存储器芯片的存储容量为(③)。①15K×8②32K×256③8K×8④32K×85.某存储器芯片容量为2K×1bit、若用它组成16K×8bit存储器组,所用芯片数以及用于组内寻址的地址线为(②)。①32片、11根②64片、14根③8片、14根④16片、8根6.“ADDAX,[BX+8]”的源操作数在当前(②)。①堆栈段②数据段③代码段④程序段7.DMAC8237具有(②)。①八个独立通道②四个独立通道③二个独立通道④三个独立通道DMAC8237A的主要性能:1、有4个独立的DMA通道,每个通道都充许开放或禁止DMA请求,都可以独立控制自动预置方式。2、具有三种基本的传输方式:单字节传送、数据块传送、请求传送。3、具有存储器到存储器的传送功能4、具有正常时序和压缩时序两种基本时序。5、8257A级联可扩充任意个DMA通道。6、有两种优先管理方式:固定优先级和循环优先级。7、有较高的数据传输速率。8.可编程并行接口8255A具有(①)①两个8位(A口、B口)和两个4位(C口的高、低各4位)并行输入输出端口。②两个8位(A口、C口)和两个4位(B口的高、低各4位)并行输入输出端口。③两个8位(B口、C口)和两个4位(A口的高、低各4位)并行输入输出端口。④两个4位(A口、B口)和一个8位(C口)并行输入输出端口。9.8259分别有(③)个ICW和OCW。①2,4②4,2③4,3④3,48259A有3个操作命令字OCW1-OCW3,4个初始化命令字ICW1-ICW4。10.8255A有3种工作方式,能工作与工作方式2的口有(④)。①A口和B口②B口和C口③B口④A口二、判断题(每题2分,共10分)1.数据总线是单向总线。(错)双向总线。2.RAM是指只读存储器(错)RAM随机访问存储器。ROM只读存储器3.CPU与外界交换信息的方式有两种:同步通信和异步通信。(对)4.8259A具有8级优先权控制,通过级联可扩展至64级优先权控制。(对)5.CPU的发展经历了4代,第三代用的是半导体管。(错)集成电路。三、填空题(每空2分,共20分)1.标志寄存器FR中下列标志位的名称以及为0和1时代表的意义分别为:①CF:(进位标志位;0:无进位1:有进位);②IF:(中断允许标志位;0:屏蔽外部的可屏蔽的中断请求;1:允许接受外部的可屏蔽的中断请求);2.物理地址是指(存储器的实际地址,一个存储单元的物理地址是惟一);3.微机中的ROM是(只读存储器)。5.CPU与接口之间传送信息的方式一般有四种,即:(无条件)、(查询式)、(中断方式)、(DMA方式)。6.8086/8088从总的说来有(内部)、(外部)两种中断。7.总线根据其所处的位置不同,可以分为(片内总线)、(片总线)、(内总线)、(外总线)。8.半导体存储器从使用功能上来说,可分为两类:(随机存取存储器RAM)和(只读存储器ROM)。9.8253一个芯片上有(3)个独立的16位计数器通道,每个通道有(6)种工作方式。10.MOVAX,1234H中源操作数所使用的寻址方式为:(立即数寻址方式),MOVES,AX源操作数所采用的寻址方式:(寄存器寻址方式)。四、简答题(每题5分,共计20分)1.8086CPU由哪两个独立的工作单元组成?它们的功能是什么?答:8086CPU由总线接口单元BIU和执行单元EU组成。其中,BIU负责与存储器接口,即8086CPU与存储器之间的信息传送,都是由BIU进行的。EU负责指令的执行2.微机中的基本计时有哪几种?它们之间的有何关系?答:微机中的基本计时有:指令周期;总线周期;时钟周期。一个指令周期由若干时钟周期或总线周期构成,一个基本的总线周期由四个时钟周期构成,时钟周期是最小的计时单位,它是微机主频的倒数。3.8237在系统中起什么作用?请简述8237工作过程。答:DMA控制作用,具有DMA请求、响应、传送和结束的管理能力。8237工作过程分四个阶段:(1)请求:(2)响应:(3)传送:(4)结束:4.试述中断处理过程?答:中断处理过程为:中断请求、中断排队、中断响应、中断处理、中断返回。五、程序分析题在数据段中从0500H单元开始存放着100个带符号数(16位),要求把其中的正数传送至1000H开始的存储区;负数传送至1100H开始的存储区。(8分)XORDX,DXMOVSI,0500HMOVDI,1000H;存正MOVBX,1100H;存负MOVCX,100L1:MOVAX,[SI]TESTAX,8000HJNZL2;负转L2MOV[DI],AXINCDIINCDIJMPL3L2:MOV[BX],AXINCBXINCBXL3:INCSIINCSILOOPL1HLT六、应用题(12分)使用下列RAM芯片,组成所需的存储容量,各需多少RAM芯片?各需多少RAM芯片组?共需多少根寻址线?每块芯片需多少寻址线?(1)512×4的芯片,组成8K×8的存储容量(32,16,13,9)(2)4K×1的芯片,组成64K×8的存储容量(128,16,16,12)(3)1K×8的芯片,组成32K×8的存储容量(32,32,15,10)《微机原理与接口技术》试题(第二套)一、单项选择题(每小题1分,共15分)1.指令MOVAX,[3070H]中源操作数的寻址方式为()A.寄存器间接寻址B.立即寻址C.直接寻址D.变址寻址2.Reset信号有效后,8086CPU的启动地址()A.FFFFFhB.0FFFFhC.FFFF0hD.00000h3.在8086CPU的标志寄存器中,控制标志位占()A.3位B.9位C.4位D.16位4.堆栈的工作方式是()A.先进先出B.随机读写C.只能读出不能写入D.后进先出5.CPU与外设间数据传送的控制方式有()A.中断方式B.程序控制方式C.DMA方式D.以上三种都是6.设串行异步通信的数据格式是:1位停止位,7位数据位,1位校验位,1位起始位,若传输率为2400位/秒,则每秒传输的最大字符个数为()A.10个B.110个C.120个D.240个7.CPU与I/O设备间传送的信号有()A.控制信息B.状态信息C.数据信息D.以上三种都有8.若传送率为1200,波特率因子n=16,则收、发时钟(RxC.TxC)的频率为()A.1MHzB.19.2KHzC.20KHzD.2400Hz9.在DMA方式下,外设数据输入到内存的路径是()A.外设→CPU→DMAC→内存B.外设→DMAC→内存C.外设→存储器D.外设→数据总线→存储器10.8255A中即可以作数据输入、输出端口,又可提供控制信息、状态信号的端口是()A.B口B.A口C.C口D.以上三个端口均可以11.8251A的方式控制字(即模式字)的作用是()A.决定8251的数据格式B.决定8251的数据格式和传送方向C.决定8251何时收发D.以上都不对12.在数据传输率相同的情况下,同步字符串送的速度高于异步字符传输,其原因是()A.字符间无间隔B.双方通信同步C.发生错误的概率少D.附加位信息总量少13.采用高速缓存的目的是()A.提高主存速度B.提高总线传输率C.使CPU全速运行D.扩大可寻址空间14.CPU响应中断请求和响应DMA请求的本质区别是()A.程序控制B.需要CPU干预C.响应中断时CPU仍控制总线而响应DMA时,让出总线D.速度快15.用三片8259A级数是()A.24级B.22级C.23级D.21级二、填空题(每空1分,共20分)1.微型计算机由______________________________________四部分组成。2.8086CPU的9个标志位中,属状态标志的有______________________。3.总线周期是指_____________________________________。4.当__________________________________________时,CPU便进入等待状态(Tw)。5.当一个系统中包含的外设接口较多时,数据总线上需要有______________________________以增强驱动能力。6.Reset信号到来后,8086CPU的特征是________________________________。7.总线读操作是指____________________________________。8.软件中断服务程序的入口地址是由__________________________产生的。9.串行通信数据传送的方向有___________________________三种。10.DMA控制器的基本组成包括___________________________。11.对8251A初始化时必须按照___________________________________的次序进行。12.8259A的初始化命令字包括____________________________,其中______________是必须设置的。13.中断类型码为的中断向量一定存放在_____________个连续单元中,若其入口地址为3040:2010,则这四个单元中的具体内容依次为____________________。14.8253芯片内包含有____个独立的计数通道,它有______种工作方式,若输入时钟CLK1=1MHz,计数初值为500,BCD码计数方式,OUT1输出为方波,则初始化时该通道的控制字应为___________________________________。15.用2k×8的SRAM芯片组成16K×16的存储器,共需SRAM芯片_______________片,片内地址和产生片选信号的地址分别为___________________位。三、名词解释(每小题3分,共15分)1.Cache2.中断向量3.总线主模块4.全双工5.堆栈四、简答题(共25分)1.总线标准化的目的是什么?涉及哪些内容?列举1-2个标准系统总线。(5分)2.某系统中有一片8253,其四个端口地址为310H,312H,314H,316H,计数脉冲频率为1MHz、BCD码计数,试编写输出频率为2KHz方波的初始化程序。(5分)3.在一个8086CPU和单片8259A组成的系统中,试说明:(1)8086CPU在响应可屏蔽中断的条件是什么?(2)8086CPU在响应中断过程中,连续执行两个INTA周期,其作用是?(3)假如8259A已被编程,ICW2=0AH,若连接在8259A的IR3端的外设提出中断申请,它的中断向量的存放地址是什么?(15分)五、简单应用题(共25分)1.图1所示为某微机系统中用74LS138译码器产生各I/O接口新片的片选信号的电路,试指出与Y1,Y3连接的芯片的端口地址范围。(5分)2.数/模(D/A)转换接口电路如图2所示,设8255A的端口地址为300H-303H,C口的工作于方式0,试编写能从Vout端产生连续三角波的程序,程序应加适当注释。(10分)3.利用8251A实现与外设串行通信的控制程序如下,其中8251A的控制/状态口地址为2F9H,数据口地址为2F8H,41H为字符A的ASCII码,要求:(10分)(1)阅读此程序,加上适当注释并说明程序实现的功能;(2)指出CPU与8251A见数据传送的控制方式。START:MOVDX,2F9HMOVAL,74HOUTD