1《数字电子技术》试卷一一、填空(每空1分,共25分)1、(10110)2=()10=()16(28)10=()2=()16(56)10=()8421BCD2、最基本的门电路是:、、。3、有N个变量组成的最小项有个。4、基本RS触发器的特征方程为_______,约束条件是__.5、若存储器的容量是256×4RAM,该RAM有___存储单元,有字,字长_____位,地址线根。6、用N位移位寄存器构成的扭环形计数器的模是________.7、若令JK触发器的J=K=T则构成的触发器为_______.8、如图所示,Y=。9、如图所示逻辑电路的输出Y=。10、已知Y=,则=,Y/=。11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路有关。二、化简(每小题5分,共20分)1、公式法化简(1)Y=(2)2、用卡诺图法化简下列逻辑函数2(1)(2)三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A为主评判员,B、C为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。试用74LS138和与非门实现此功能的逻辑电路。(15分)3六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷二一、填空(每空1分,共20分)1、(1001101)2=()10=()8=()16;27)10=()8421BCD。2、客观事物的最基本的逻辑关系有____逻辑____逻辑和_____逻辑三种。3、函数的反演式=;函数的对偶式=。4、51个“1”连续进行异或运算,其结果是。5、基本R-S触发器的特征方程为__;约束条件是。6、按照逻辑功能的不同特点,数字电路可分为_____、____两大类。7、J-K触发器,当J=K=0时,触发器处于___状态;J=0、K=1时,触发器状态为____;K=0、J=1时,触发器状态为____;J=K=1时,触发器状态___。8、某中规模寄存器内有3个触发器,用它构成的扭环型计数器模长为;构成最长模计数器模长为。二、化简(每题5分,共20分)1、用公式法化简下列逻辑函数。1)2)2、用卡诺图法化简下列逻辑函数。1)(0,2,3,4,8,10,11)2)(0,1,4,9,12,)+(2,3,6,10,11,14)三、设计一个三变量判偶电路,当输入变量A,B,C中有偶数个1时,其输出4为1;否则输出为0。并用3/8线译码器(74LS138)和适当门电路实现。(16分)四、如下图所示维持阻塞D触发器,设初态为0。根据CP脉冲及A输入波形画出Q波形。(8分)五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。74LS161的功能表如下所示。(16分)六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出状态转换图,说明电路的逻辑功能。(20分)5《数字电子技术》试卷三一、填空题:(15×2=30分)1.完成数制转换(101011111)2=()16=()8421BCD,(3B)16=()10=()8421BCD2.三种基本的逻辑运算关系是、、。3.Z=AB+AC的对偶式为。4.晶体三极管有三种工作状态:、、,在数字电路中三极管一般作为开关元件使用,即工作在和。5.存储8位二进制信息,要个触发器。6.JK触发器特征方程为。二、单项选择题:(5×3=15分)1.下列各式中的四变量A、B、C、D的最小项是:。(A)ABCD(B)AB(C+D)(C)+B+C+(D)A+B+C+D2.Y=的反函数为。(A)=(B)=(C)=(D)=3.四个逻辑变量的取值组合共有。(A)8(B)16(C)4(D)154.已知逻辑函数F(A,B)=AB+AB,是函数值为1的A,B取值组合是:。(A)00,11(B)01,00(C)01,10(D)01,115.2048×8位RAM芯片,其数据线的个数是:。(A)11(B)8(C)14(D)211三、综合题。(55分)1.用与非门实现逻辑函数Z=AB+AC(5分)2。判断函数是否会出现竞争冒险现象。(10分)3.。用数据选择器实现函数Z=F(A,B,C)=Σm(0,2,4,5,6,7)(10分)X2X1X0D0D1D2D3D4D5D6D764.下列电路为几进制计数器?画出状态转换图。(12分)5.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。(18分《数字电子技术》试卷四一、填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。2.在逻辑电路中,三极管通常工作在和状态。3.(406)10=()8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。5.TTL集成JK触发器正常工作时,其和端应接电平。6.单稳态触发器有两个工作状态和,其中是暂时的。7.一般ADC的转换过程由、、和4个步骤来完成。8.存储器的存储容量是指。某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。二、判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。()72.寄存器属于组合逻辑电路。()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。()5.PLA的与阵列和或阵列均可编程。()6.八路数据分配器的地址输入(选择控制)端有8个。()7.关门电平UOFF是允许的最大输入高电平。()8.最常见的单片集成DAC属于倒T型电阻网络DAC。()三、选择题(共16分,每题2分)1.离散的,不连续的信号,称为()。A.模拟信号B.数字信号2.组合逻辑电路通常由()组合而成。A.门电路B.触发器C.计数器3.8线—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出的值是()。A.111B.010C.000D.1014.十六路数据选择器的地址输入(选择控制)端有()个。A.16B.2C.4D.85.一位8421BCD码译码器的数据输入线与译码输出线的组合是()。A.4:6B.1:10C.4:10D.2:46.常用的数字万用表中的A/D转换器是()。A.逐次逼近型ADCB.双积分ADCC.并联比较型ADC7.ROM属于()。A.组合逻辑电路B.时序逻辑电路8.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是()。A.1011--0110--1100--1000—0000B.1011--0101--0010--0001—0000四、综合题(32分)1、对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。(9分)8Z=BC=04、555定时器的功能表如下,(1)简单分析下图电路的工作原理,(2)该555定时器组成什么电路,(3)画出相应的输出波形。(5分)555定时器功能表输入输出TH(uI1)(uI2)uOVTD状态0××低导通1VCCVCC高截止1VCCVCC不变不变1VCCVCC低导通五、设计题(17分)1、试用3线—8线译码器74LS138和门电路实现下列函数。(10分)Z(A、B、C)=AB+C2、74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。(7分)74LS161逻辑功能表《数字电子技术》试卷五一、填空题(20分)1.数字信号只有和两种取值。2.十进制123的二进制数是;八进制数是;十六进制数是。3.设同或门的输入信号为A和B,输出函数为F。若令B=0,则F=若令B=1,则F=4.三态门的输出有、、三种状态。5.设JK触发器的起始状态Q=1若令J=1,K=0,则。CTPCTTCPQ3Q2Q1Q001111×0111××0×1×××01×××0000D3D2D1D0Q3Q2Q1Q0Q3Q2Q1Q0加法计数9若令J=1,K=1,则。6.BCD七段翻译码器输入的是位码,输出有个。7.一个N进制计数器也可以称为分频器。8.有一个6位D/A转换器,设满度输出为6.3V,输入数字量为110111,则输出模拟电压为。9.设ROM容量为256字×8位,则它应设置地址线条,输出线条。10.用256字×4位RAM,扩展容量为1024字×8位RAM,则需要片。二、选择题(20分)1.离散的,不连续的信号,称为()A、模拟信号B、数字信号2.组合逻辑电路通常由()组合而成。A、门电路B、触发器C、计数器3.十六路数据选择器的地址输入(选择控制)端有()个A、16B、2C、4D、84.一位8421BCD码译码器的数据输入线与译码输出线的组合是()A、4:6B、1:10C、4:10D、2:45.能实现脉冲延时的电路是()A、多谐振荡器B、单稳态触发器C、施密特触发器6.8线—3线优先编码器的输入为,当优先级别最高的有效时,其输出的值是()A、111B、010C、000D、1017.JK触发器在CP作用下,若状态必须发生翻转,则应使()A、J=K=0B、J=K=1C、J=O,K=18.有一个左移位寄存器,当预先置入1011后,其串行固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是()A、1011—0110—1100—1000—0000B、1011—0101—0010—0001—00009.有一位二进制数码需要暂时存放起来,应选用()A、触发器B、2选1数据选择器C、全加器10.EPROM是指()A、随机读写存储器B、可编程逻辑阵列可编程只读存储器D、可擦除可编程只读存储器三、判断题(10分)1、n个变量的逻辑函数,其全部最小项共有n个。()2、与非门可以用作反相器。()3、寄存器是组合逻辑器件。()4、寄存器要存放n位二进制数码时,需要个触发器。()5、3位二进制计数器可以构成模值为的计数器。()6、十进制计数器最高位输出的周期是输入CP脉冲周期的10倍。()7、JK触发器在CP作用下,若J=K=1,其状态保持不变。()8、要对16个输入信号进行编码,至少需要4位二进制码。()9、组合逻辑电路t时刻状态和t-1时刻该电路的状态有关。()1010、一个容量为256×4位的RAM有4条数据线。()四、化简逻辑函数(15分)1.用代数法化简2.用卡诺图化简,写出与或式F(A、B、C、D)=Σm(0,1,4,7,8,19,13)+Σφ(2,5,8,12,15)五、综合题(35分)1、用译码器实现函数。(15分)2、分析下图所示的同步时序电路。要求:写出驱动方程;列出状态转换真值表;画出状态转换图及工作波形图。并描述电路的功能。(20分)《数字电子技术》试卷六一.客观综合题(1分/空×40空=40分,)1.逻辑函数的表达形式主要有函数表达式,真值表,卡诺图,逻辑图四种。2.完成下列的数制转换(1)、(255)10=(1111,1111)2=(FF)16=(0010,0101,0101)8421BCD(2)、(3FF)16=(0011,1111,1111)2=(767)10=(0111,0110,0111)8421BCD3.使用或非门做反相器使用其他输入端应接电平、异或门做反相器使用其他输入端应接高电平。4.数字电路中,三极管通常工作在截止和饱和状态。5.常用的组合逻辑电路有编码器、译码器、数据选择器、数据分配、数值比较器、运算器等。6.在译码器、寄存器、全加器三者中,不是组合逻辑电路的是寄存器。7.对16个输入信号进行编码,至少需要4位二进制数码。118.时序逻辑电路由组合器件(组合逻辑电路)和存储器件(触发器)两大部分组成,常用的表示方法有逻辑方程式、状态表、状态(转换)图、时序图。9.3位二进制计数器,最多能构成模值为8的计数器。10.十进制计数器最高位输出的频率是输