本文由xhcai163贡献pdf文档可能在WAP端浏览体验不佳。建议您优先选择TXT,或下载源文件到本机查看。电子工程师通信技术与设备!#$S%$#%RTR#####################################################%IDHEC与串行/转换器的接口设计7CXFH+++9(/2,(,3?,A,,;3LG2=,#2,(%IDHEC’7CXFH67=./(,2=(,’++/-=,张秀丽!李萍!陆光华!浙江万里学院H&重点实验室浙江宁波%U#Y#!!要从软件和硬件两个方面设计了一种简单#用的H&与串行G$G转换器的接口摘实YHH电路%该方法中G$G转换器与W(&串行口直接相连&需要占用并行数据总线&免了总线不避HH@Y冲突%此方法已成功应用于各种速率的数据采集与处理系统中%关键词#Y&G$G转换器&多通道串行口H&HH’522*,669274D26D8D,89D1;81-94G$G@-1899?(0D11,-D,61-9@@4-1:@1A11,HH5391=,DD2H&F-8,1,-&0HH5391,,18@-182801,469@Y&5-YP0281G$G@-1892@=5-@1581994D58W(&-8)694428.-,3,97;-1:9-101055=2915@6,H&DD1DD;D2A452:5.,8911@F*18@-41,2,@.=-Y44D38,6690;1.@:4D61,DD@.,-D2651-1=87,0394D1F*Y&G$G@-18974?0-19469&.8@D-41,58@8/6H&HH5391,A=9,DB引言*’RGU’是*公司生产的高性能,+%#H#PV;8串行G!G转换器有种可编程的采样频率具HHV最低采样频率为R#[高采样频率可达T[#UE最#BE*WYR^U#$下简称^U#%*公司生产%#’!R以’!R是P的一种性能优越的,定点H&具有运算速度V;8Y它快&通用性强&接口连接方便等特点要的是它具有重两个可以采用外部时钟信号的W(&口$通道缓多@Y冲串行口%完全可以与*’RGU’连接完成各+%#H#种速率数据采集#个转换周期发生次串行通信仅当请求时才发生#二请求二次通信有两种方法(%N管脚一个高电平$给’信号’R选用$%数据格式后;#]最Ua;,8,8H请求二次串行通信#H’通道主串行通信和二次串G行通信的时序图如图&所示#RC%CF芯片&DH+H*’RGU’采用过采样*#技术#采样频+%#H#?率由控制寄存器!的H&U&V&$!比特可编程控HHH!制#该GH转换器不需要复杂的外围设计和抗混叠!滤波器也无须外加采样保持电路和参考电压片芯?自带RF^参考电压每个通道的差动输入范围可达U峰峰值%#数据流通过数字滤波后以二进制的补%^$?码形式串行输出,和有V;8Ua;两种数据格,8式#*’RGU’的工作模式由WY管脚决定#!+%#H#当WY为高电平时主方式’WY为低电平时!为当!为从方式#本设计中串行G工作在主模式下够能H自己产生移位时钟和帧同步信号#即*’RGU’有R种串口通信方式主串行+%#H#通信方式和二次串行通信方式#主串行通信用来接收和发送数据信号次串行通信用来初始化或者读取二*’RGU’的控制寄存器值#主串行通信在每一+%#H#图主串行通信图R主串行通信和二次通信!收稿日期##%#?SR#?U)C)B张秀丽,%IDHEC与串行/转换器的接口设计等:7CXFH++####################################################传数*’RGU’的工作模式!输方式!据格+%#H#式!采样频率主要由!个,控制寄存器可编程控V;8制控制寄存器的数据格式用HU##H###H!$#RHH表示#其中H%是读写控制位#]#表示读出控制寄H%存器的值#]#表示向控制寄存器写入初始化控制H%字%#####S#T是控制寄存器序号#HRHHRHH#HH如控制寄存器表示为##%$#V#H#####HH$#RHH是初始化控制字电#连接时要注意电平转换DXFH的I#!串行口EC?7全^U#芯片提供了两个增强型的高速!双工’!R多通道缓存串行口#使得它可以与音频’H’!这)I串行G’H’直接相连W(&具有全双工的通信&GH@Y机制以及双缓存的发送寄存器和三缓存的接收寄存器#允许连续的数据流传输#据长度可以为T;!R数,8;!V;!#;!!;!R;同时还提供了G律,,R,R,%,88888?和&律压扩#多达T个通道的发送和接收^U#?R’!R的W(&接口信号包括’收数据H!送数据接@YO发H!Q发送时钟’K!收时钟’K!收帧同步+Q接+O接NO和发送帧同步NQW(&通过这V个管脚为YY@Y外部设备提供了数据通道和控制通道其中引脚引’K!Y!O构成接收信号组#脚’K!Y!+ONOH+QNQ构成发送信号组接收和发送用的移位时钟信HQ号!帧同步信号可以由H&内部提供#可以由G&也YH提供串行口在发送和接收数据之前必须进行初HG始化#过对Y’!&O!’!’!O等串口通&OYXOOQOW’控制寄存器写入适当的控制字完成W(&的初始化@Y工作W(&串行口接收和发送时序图如图%所示@Y图!硬件接口电路EF软件设计C为了实现H&与串行G&G转换器之间的正YHH确通信#首先要正确初始化H&的串行口#后通过然YH&串行口向G&G控制寄存器写初始化控制字YHH具体程序如下’W(&串行口初始化’@YY*W!YX_LGH#&GOOY(HOYYY*W!##0#&H##YYOOY(HOYYY*W!YXR_LGH#&GY*W!##0#&H##YYY*W!Y’_LGH#&G&OY(HOYY%复位串行端口Y*W!#!0#&H%OYR#YY&O*]#%控制寄存器配置Y*W!Y’R_LGH#&G&OY(HOYYY*W!#R0#&H%QY##YY&O*]#%控制寄存器R配置Y*W!OOY(HO#&G’_LGHYY%接收控制寄存器子地址Y*W!#!0#&H##YY%接收帧长度为位VY*W!OOY(HO#&G’R_LGHYY%接收控制寄存器R子地址Y*W!#!0#&H##YY%接收帧长度为位VY*W!QOY(HO#&G’_LGHYY%发送控制寄存器子地址Y*W!#!0#&H##YY%发送帧长度为位V图%W(&接收和发送时序图@YY*W!QOY(HO#&G’R_LGHYY%发送控制寄存器R子地址Y*W!#!0#&H##YY%发送帧长度为位VEXFH和%CF的硬件连接和软EC&DH+H件设计EF硬件设计B根据*’RGU’外接信号与W(&串行口+%#H#@Y的特点和相应的时序关系#容易实现他们之间的硬很件连接#如图!所示本设计中#@Y的移位时钟W(&信号!帧同步信号由*’RGU’提供#便系统以+%#H#能灵活适应不同的采样速率由于*’RGU’+%#H#使用U^电源供电#’!R采用%F^和F^供^U#%T*C*C*’RGU’初始化’+%#H#Y*W!’*G_II^#O)JO+O’PIG%Y*W!’*G_O#O)JO+M)HGU+!##&HH+!#HUGY(JYQP*WY*W!K_QJ#WO(P*P%打开K_OJ#和K_QJ#中断(P*(P*Y*W!(_QJ#OeK(P*)NP电子工程师通信技术与设备!#$S%$#%RTR#####################################################!清除标志O(JYQP*W!J打开所有中断P*W]#O*!UR&J)&O(G_G#H’GUHH+发送数据W^H’GUaOHO’G%a!J)&J)&Y+W(Q*HO!等待串口中断P+HIJ)&Y(!LG(G_GI’HHGJZ!判断控制字是否发送完J)&J)&Y(JYQP*W!控制字发送完后关闭所有中断Y*W!###WO/##P!;169094-1962D41,1D,89.8,6Y*W!#NNO/NNPN!190,89.84@D81-196:4D存储位置通过YY与实际的控制寄存器交换数据&&H图UW(&复接结构@Y主R*’RGU$%+%#H#有两种通信方式#串行通信和二次串行通信&二次串行通信用来初始化或者读取*’RGU’的控制寄存器值&因此写+%#H#首*’RGU初始化控制字时先要申请二次通+%#H#信即发送数据###接着发送控制字后发送数最/#据###结束二次通信&因此在初始化过程中实际/##发送的数据是控制寄存器总数的%倍&EF程序设计中应注意的问题D$%@Y串行口初始化时能直接向控制寄不W(&存器写控制字&即@Y^U#采用了子地址寻址技术W(&通过’!R复接器将一组子地址寄存器复接到存储器映射寄存器的同一个位置上&复接器由子块地址寄存器YY控&G制&子块数据寄存器YY用于指定对应子地址寄存&H器中数据的读写&其内部连接方式如图U所示&因此访问某个指定的子地址寄存器时先要将相应的子首地址写入YY由YY驱动复接器其与使&G再&G相联入相应子地址寄存器所在的实际物理接YY&HF结束语本文介绍的H&与串行G’G转换器的接口YHH电路简单(用能通过对*’RGU’内部寄实并+%#H#存器!的软件设置活地改变采样率而能适应灵从种速率下的数据采集&我们已将此方案成功地用V于不同采样率要求下的数据采集与处理系统&参考文献集北国于继洲F成和转换器应用技术F京#防工业出版社S&SR櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖櫖个微控制器便可实现完整的变速电机驱动器&由于G全新BJN额定集成功率模块简化连接路径较短元件布局又经优化且具内部屏蔽技术电机驱动器设计且节能因此能将电磁辐射干扰降至最低&有PGWQV的开放发射器结构配置助OLVG功率半导体专家国际整流器公司$89D5DP1-8-4,于多项电机运算法的实施&这种&.J91模块可4H,3O@:9简称P%在其&.J91集成功率模块系18,,1O4H,3在^[控制环路中高性能矢量控制环路提供多’E为列中推出新成员PGWQV面简化变速电OLVG全路反馈电路布置全无限制&子电机控制电路&PGWQV采用崭新Y&单列直插封装OLVGPR最新VG额定PGWQV模块能为电子OLVG为&.J91产品系列增加了灵活性&该模块具有4H,3控制变速电机降低多达%的能耗专为$#M并#iU脚对脚兼容能力长度及封装与体积更小的#G版本如FRBM变速电机驱动应用而设计室内空调系统(相同额定电流却高出%#i封装高度增加小于&Ui商用冷藏柜及大容量洗衣机&只需采用适当的&.J91模块便可建立功率更大4H,3新功率模块属于PW)PO,*)J集成设计平台系$RBM或以下%的电机驱动电路&F列一部分将一个三相逆变器功率平台(栅驱动器和辅PGWQV内置过温’过流保护及集成欠OLVG助电路结合在小巧的高性能绝缘型封装内&压锁定功能能在发生故障时实现安全运行&高侧驱非穿通短路额PGWQV将P的低损耗(OLVGO动部分的自举二极管结合所需单端电源化电路设简定P((X*三相高压高速驱动集成电路及R多个独立#计&零件合成单一部件的模块配合若干外部元件及一再)C)D1