DSP复习材料

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

一、填空题1.中央算术逻辑部分主要组成包括:中央算术逻辑单元CALU,32位累加器ACC,输出定标移位器。2.TMS320LF240x系列DSP芯片的地址映像被组织位3个可独立选择的空间:程序存储器空间(64K字),数据存储器空间(64K字);输入/输出(I/O)空间(64K字)。3.数据存储器空间有3个片内的DARAM块,分别为B0,B1,B2,B0块既可配置为数据存储器,也可配置为程序存储器。(P21)CNF=0,DARAMB0被映射到片外程序空间;CNF=1,DARAMB0被映射到片内程序空间。复位时,B0被配置为数据存储空间。4.TMS320LF2407系列DSP芯片,系统复位后程序指针指向0000h处,程序从该处开始执行,一般要在该处加一条跳转指令使CPU自动转入用户程序的入口。0000h-003Fh用于存储系统的中断向量表,当有中断请求信号时,CPU从该处取出中断子程序的入口地址。5.0060h-007Fh为双口存储器DARAM(B2),为用户数据区。0200h-02FFh为双口存储器DARAM(B0),当CNF=0时为用户数据区。0300h-03FFh为双口存储器DARAM(B1),用户数据区。0800h-0FFFh为2K字的单口存储器SARAM,为用户数据区。6.在使用数据存储器时,将数据存储器空间一共分为512页,每一页由128个字组成。在程序编写用指令LDP,可加载数据页范围为0-511,使用该指令后,将影响ST0的低9位。7.中断屏蔽寄存器IMR和中断标志寄存器IFR存放在数据存储器的第0页,其地址分别为:0004h和0006h8.要访问I/O空间,可以IN和OUT两条指令。9.TMS320LF240x系列DSP的寻址方式有:立即寻址方式,直接寻址方式,间接寻址方式10.在寻址方式中,立即操作数都是以符号#为前缀11.在DSP程序中,直接寻址通常是将指令中的数据页指针DP和操作数合并起来作为被访问的地址12.LDP#4;数据页设为4(0200h~027Fh)。ADD9H,5;将数据地址0209h处的内容左移5位后加至累加器。13.通过向状态寄存器ST0中的3位辅助寄存器指针(ARP)装入0~7,可以选择特定的辅助寄存器。ARP可由MAR指令、LST指令来装载。执行过程中,当前AR中的内容用作被访问数据存储器的地址14.汇编语句格式一般包含4部分:标号、指令、操作数和注释15.TMS320LF240x的汇编语言共86条,分为6大类,分别是累加器、算术和逻辑指令;辅助寄存器和数据页指针指令;TREG、PREG和乘法指令;跳转指令;控制指令;I/O和存储器操作指令16.在DSP软件进行调试之前,一般需要书写3种格式的文件:汇编语言文件、头文件和命令文件17.数据的定标一般采用Q表示法,Q值的大小表示小数点后的位数,如Q15表示小数点后有15位数,Q0表示小数点后没有数据。通常Q值越大,表示的数据范围就越小,数据的精度也就越高;Q值越小,表示的数据范围就越大,数据的精度也就越低18.在查表法中,将函数的自变量在其定义域范围内进行离散化处理,得到具有一定分辨率的离散点,通过计算得到与其对应的函数输出离散点,然后将这些离散点按对应关系制作成一张表格,并将这个表格存储在程序存储区间。19.数字I/O端口是芯片与外界联系的一种接口,它实现的是电平信号的输入和输出。DSP芯片的I/O端口都具有双重的功能(即功能复用),或用于一般的输入输出功能,或用于一些特殊的功能,究竟是哪一种功能,可通过设置复用控制寄存器来实现。20.当I/O口已设定为一般的输入输出功能时,其数据输入输出的方向可利用数据和方向控制寄存器来设置21.数字I/O端口的6个数据和方向控制寄存器的格式基本相同,其高8位表示对应的低8位的数据输入输出方向,低8位表示相应的I/O口的有效逻辑电平。22.TMS320LF240x芯片内含有两个事件管理器模块EVA和EVB,用于运动控制和电机控制。每个事件管理器模块又包含通用定时器(GP)、比较单元、捕获单元以及正交编码(QEP)脉冲电路。EVA和EVB的定时器、比较单元以及捕获单元的结构功能相同,只是单元的名称有所区别23.TMS320LF2407芯片内含有4个通用定时器,每个通用定时器都采用16位计数器,因此,它们的计数范围是0~65535个脉冲24.通用定时器的计数操作模式有:停止/保持模式,连续增计数模式,定向增/减计数模式,连续增/减计数模式四种25.通用定时器最多可提供4个PWM输出。每个比较单元都有2个相关PWM输出26.捕获单元可定义的跳变检测方式有:上升沿、下降沿,或上升下降沿27.正交编码脉冲电路(简称QEP)可通过码盘的两组脉冲相位(上升沿的顺序)判断出被控对象的运动方向,通过记录脉冲的个数来确定具体的运动位置,将位置信号进行差分就可得到运动的速度。28.每个事件管理器都有一个QEP电路,QEP电路的外部输入引脚与捕获单元共享,在使能QEP功能时,必须禁止捕获功能。对于EVA,使用的是通用定时器2,对于EVB,使用的是通用定时器4,且通用定时器必须工作在定向增/减计数模式下,并以QEP作时钟输入源。P23229.MS320LF240x系列DSP芯片的模数转换模块(ADC)带有采样保持功能的16个通道的10位ADC电路30.模数转换模块(ADC)具有两个独立的8通道的排序器(SEQ1和SEQ2),可以独立工作在双排序模式,也可工作在级连模式(可选择16通道的连续工作模式)31.DSP应用系统一般是一个多电源系统,通常包含+5V和3.3V两种电源。这是因为多数DSP芯片是采用3.3V来供电的,而许多外围接口芯片是采用+5V供电。32、TMS320F240x中串行外设接口SPI是一个高速的同步串行输入输出接口,其可编程的传输数据长度为1~16位,工作于全双工时需要4个引脚参与数据传送,它们分别是SPISIMO,SPISOMI,SPISTE,SPICLK,并且具有两种工作方式分别为主模式和从模式32.哈佛结构可以获得更高的数据处理速度。TMS320F2407采用了增强哈佛结构总线数目一共有6条,它们分别是PAB,DRAB,DWAB,PRDB,DRDB,DWDB二、简答题1、DSP芯片的结构?答:DSP是改进的哈佛结构(80C51是哈佛结构)。冯.诺依曼结构与哈佛结构的区别是地址空间和数据空间分开与否。冯诺依曼结构数据空间和地址空间不分开,哈佛结构数据空间和地址空间是分开的。哈佛结构的特点:使用两个独立的存储器模块,分别存储指令和数据,每个存储模块都不允许指令和数据并存;使用独立的两条总线,分别作为CPU与每个存储器之间的专用通信路径,而这两条总线之间毫无关联。改进的哈佛结构,其结构特点为:使用两个独立的存储器模块,分别存储指令和数据,每个存储模块都不允许指令和数据并存,以便实现并行处理;具有一条独立的地址总线和一条独立的数据总线,利用公用地址总线访问两个存储模块(程序存储模块和数据存储模块),公用数据总线则被用来完成程序存储模块或数据存储模块与CPU之间的数据传输,改进的哈佛结构在哈佛结构的基础上又加以改进,即使得程序代码和数据存储空间之间也可以进行数据的传送。TMS320LF2407A采用改进的哈佛结构,芯片内部具有六条16位总线,即程序地址总线(PAB)、数据读地址总线(DRAB)、数据写地址总线(DWAB)、程序读总线(PRDB)、数据读总线(DRDB)、数据写总线(DWEB),其程序存储器总线和数据存储器总线相互独立,支持并行的程序和操作数寻址,因此CPU的读/写可在同一周期内进行,这种高速运算能力使自适应控制、卡尔曼滤波、神经网络、遗传算法等复杂控制算法得以实现。结构示意图如下:2、什么是流水线技术?DSP是不是具有流水线技术(pipeline)?答:流水线技术是将各指令的各个步骤重叠起来执行,而不是一条指令执行完成之后,才开始执行下一条指令。计算机在执行一条指令时,总要经过取指、译码、取数、执行运算等步骤,需要若干个指令周期才能完成。流水线技术是将各指令的各个步骤重叠起来执行,而不是一条指令执行完成之后,才开始执行下一条指令。即第一条指令取指后,在译码时,第二条指令就取指;第一条指令取数时,第二条指令译码,而第三条指令就开始取指,„„,依次类推,如图所示。使用流水线技术后,尽管每一条指令的执行仍然要经过这些步骤,需要同样的指令周期数,但将一个指令段综合起来看,其中的每一条指令的执行就都是在一个指令周期内完成的。DSP处理器所采用的将程序存储空间和数据存储空间的地址与数据总线分开的哈佛结构,为采用流水线技术提供了很大的方便。DSP2407采用四级流水线技术,结构如上:3、什么是DSP2407的多处理单元?答:DSP内部一般包括多个处理单元,如算术逻辑运算单元(ALU)、辅助寄存器运算单元(ARAU)、累加器(ACC)及硬件乘法器(MUL)等。它们可以在一个指令周期内同时进行运算。例如,在执行一次乘法和累加运算的同时,辅助寄存器单元已经完成了下一个地址的寻址工作,为下一次乘法和累加运算做好了充分准备。因此,DSP在进行连续的乘加运算时,每一次乘加运算都是单周期的。DSP的这种多处理单元结构,特别适用于大量乘加操作的矩阵运算、滤波、FFT、Viterbi译码等。许多DSP的处理单元结构还可以将一些特殊的算法,例如FFT的位码倒置寻址和取模运算等,在芯片内部用硬件实现,以提高运行速度。多处理单元结构,特别适用于大量乘加操作的矩阵运算、滤波、FFT、Viterbi译码等。4、DSP240x系列芯片的指令周期是多少?答:采用4μmNMOS制造工艺,早期DSP的指令周期约400ns,运算速度为5MIPS。采用高性能CMOS制造工艺,其运行速度更快。TMS320LF240x运行速度可达30MIPS,使得指令周期缩短到30MHz。TMS320C54x运行速度可达100MIPS。TMS320C6203的时钟为300MHz,运行速度达到2400MIPS。DSP指令功能强大,一条特殊指令可完成十分复杂的功能。如:TMS320C54x中的FIRS和LMS指令,分别用于系数对称的FIR滤波器和LMS算法。5、2407DSP芯片的运算精度高如何?答:早期DSP的字长为8位,后来逐步提高到16位、24位、32位。为防止运算过程中溢出,有的累加器达到40位。浮点DSP提供了更大的动态范围,如TMS320C3x、TMS320C4x等。6、TMS320LF2407DSP芯片的外设接口有那些?答:新一代DSP的接口功能越来越强,片内具有主机接口(HPI),直接存储器访问控制器(DMAC),外部存储器扩展口,A/D接口,串行通信口,中断处理器,定时器,锁相环时钟产生器以及实现在片仿真符合IEEE1149.1标准的测绘访问口,更易于完成系统设计。7、TMS320LF2407DSP芯片的功耗如何?答:许多DSP芯片都可以工作在省电方式,使系统功耗降低。一般芯片为0.5~4W,而采用低功耗技术的DSP芯片只有0.1W,可用电池供电。如TMS3205510仅0.25mW,特别适用于便携式数字终端。8、TMS320LF2407DSP的乘法功能是如何实现的?答:通用微处理器中的乘法指令往往需要多个指令周期,而由于DSP芯片具有专用的硬件乘法器,使得乘法可在一个指令周期内完成,还可以与加法并行进行,即完成一个乘法和加法只需一个指令周期。可见,高速的乘法指令和并行操作大大提高了DSP处理器的性能。9、TMS320C2407系列芯片的组成?答:(1)CPU(2)存储器(3)片上外设DSP最重要的特点:特殊的内部结构、强大的信息处理能力及较高的运行速度。10、DSP芯片如何进行分类?答:(1)按用途分类:通用型DSP芯片(本课程主要讨论的芯片),一般指可以用指令编程的DSP芯片,适合普通的DSP应用,如TI公司的一系列DSP芯片属于通用型DSP芯片。专用型DSP芯片,为特定的DSP运算而设计,如数字滤波、卷积和FFT等,通过加载数据、控制

1 / 9
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功