1实验报告实验中心物理及电子实验中心专业年级电子信息科学与技术2013级一班实验课程EDA技术实验姓名周盛祥实验名称实验五:频率计设计学号201307571111提交日期2015年6月11日成绩一、实验目的熟悉QuartusⅡ的VHDL文本设计流程全过程,学习简单组合电路的设计、多层次电路设计、仿真和硬件测试。二、实验设备GW48系列SOPC/EDA实验开发系统实验箱一台计算机一台三、设计要求四、设计原理及步骤1.首先利用QuartusⅡ里面的BlockDiagram/SchematicFile进行原理图的输入。将书上P(105)到P(107)的前面三副原理图输入之后分别建立工程、波形仿真、并做成底层文件,以并后面的调用。2图1含有时钟使能的两位十进制计数器图2时序仿真的波形图图32位十进制频率计顶层设计原理图图4时序仿真的波形图3图5测频时序控制电路图6时序仿真的波形图图7频率计顶层电路设计图4图8时序仿真的波形图图9引脚锁定图3.、引脚锁定以及硬件下载测试。图10实验电路模式6五、实验结论及体会本次试验用的是我们比较熟悉的原理图输入方式,虽然比较繁琐,但是很简单,而且只需要看着书画图就好,不需要怎么动脑,实验在硬件测试的时候当我们从CLK输入的控制时钟的频率是8Hz的时候,数码管上面显示的数字就是F_IN的频率值。那是因为此时技术使能信号CNT_EN的脉宽是1s。实验的目的就是要我们在知道一个时钟的频率的情况下测出另一个未知的时钟频率,这样我们就可以计算出未知CLOCK9CLOCK5CLOCK2CLOCK0PIO8D11D12PIO9D13PIO10D14PIO11D15PIO12PIO13D16D6D5D4D3D2D1D7D8)(12345678实验电路结构图NO.6目标芯片FPGA/CPLD扬声器SPEAKERPIO3-PIO0PIO7-PIO4HEXHEXPIO16PIO13-PIO8PIO23PIO22PIO21PIO20PIO19PIO18PIO17直接与7段显示器相接PIO46-PIO40PIO38-PIO32PIO30-PIO24PIO22-PIO16PIO46-PIO40接g,f,e,d,c,b,aPIO38-PIO32接g,f,e,d,c,b,aPIO30-PIO24接g,f,e,d,c,b,a七段PIO22-PIO16接g,f,e,d,c,b,a键1键2键3键4键5键6键7键85的时钟:F_IN=N*CLK/8,其中F_IN输入未知的时钟频率的时钟;N表示数码管显的数字;CLK表示输入的已知频率的时钟。