EDA技术及应用-实验5-4位加法计数器

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

实验五4位加法计数器一、实验目的1.掌握时钟信号、进程和BUFFER端口的运用;2.了解计数器的设计、仿真和硬件测试,进一步熟悉VHDL语句、语法及应用等。二、实验内容运用QuartusII集成环境下的VHDL文本设计方法设计4位加法计数器,进行波形仿真和分析、引脚分配并下载到实验设备上进行功能测试。三、实验步骤及参考程序实验步骤和方法参考实验一,引脚分配可参考下表。引脚名称引脚编号连接网络引脚名称引脚编号连接网络clkPIN_T10KEY1q[2]PIN_N15LED2q[0]PIN_R11LED4q[3]PIN_R10LED1q[1]PIN_U11LED3参考程序如下:entityCNT4isport(clk:inbit;q:bufferintegerrange15downto0);end;architecturebhvofCNT4isbeginprocess(clk)beginifclk'eventandclk='1'thenq=q+1;endif;endprocess;endbhv;四、实验扩展及思考1.分析程序中各语句的功能和特点;2.比较各种端口类型以及如何应用;3.试设计一个含异步清0和同步时钟使能的4位加法计数器。

1 / 2
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功