LDO測試原理解析GTMByAntly_LawLDO內容LDO說明LDO基本原理主要參數Power驗證線路習題LDO說明LDO是一种线性稳压器其英文全稱為LowDropOut(LDO)LinearVoltageRegulators。线性稳压器使用在其线性区域内运行的晶体管或FET,从应用的输入电压中减去超额的电压,产生经过调节的输出电压。所谓压降电压,是指稳压器将输出电压维持在其额定值上下100mV之内所需的输入电压与输出电压差额的最小值。正输出电压的LDO(低压降)稳压器通常使用功率晶体管(也称为传递设备)作为PNP。这种晶体管允许饱和,所以稳压器可以有一个非常低的压降电压,通常为200mV左右;与之相比,使用NPN复合电源晶体管的传统线性稳压器的压降为2V左右。负输出LDO使用NPN作为它的传递设备,其运行模式与正输出LDO的PNP设备类似請參閱:的基本原理1.如下圖所示:该电路由串联调整管VT、取样电阻R1和R2、比较放大器A组成。1.U-=(Vout/(R1+R2))*R2它是取樣電壓2.UAout=(U+-U-)*A(注:A為比較放大器的倍數)3.U+=穩壓管的壓降,它是固定的即Uref+-LDO的基本原理2.工作原理說明:2.1.取样电压加在比较器A的反相输入端,与加在同相输入端的基准电压Uref相比较,两者的差值经放大器A放大后,控制串联调整管的压降,从而稳定输出电压。2.2.当输出电压Uout增大时,基准电压与取样电压的差值增大,經比較器A放大后,使Ub和ic減小,串联调整管Uce增大,使輸出电压降低,從而維持Uo基本不變.這個過程可以看成是Uo上升,U-上升,Ub下降,ic下降,Uce上升,Uo下降.LDO的主要參數输出电压(OutputVoltage)最大输出电流(MaximumOutputCurrent)输入输出电压差(DropoutVoltage)靜態电流(GroundPinCurrent)负载调整率(LoadRegulation)线性调整率(LineRegulation)电源抑制比(PSRR)LDO的主要參數_Vout输出电压(OutputVoltage):分為FIX和ADJ兩種其測試線路如下:依上述線路接法,量測Vo的電壓LDO的主要參數_ICL最大输出电流(MaximumOutputCurrent)通常,输出电流越大的稳压器成本越高測試時,Iout已Step方式遞增,監測Vout,當Vout=0時,返回Iout值LDO的主要參數_DropVoltage输入输出电压差(DropoutVoltage)该电压压差越低,线性稳压器的性能就越好,線路如下:1.實際作業時,我們將Dropout算如Vin中,看Vout是否正常2.如果要精確測試Dropout,需要掃描Vin值,判定Vout值的變化,當Vout由輸出小于判定范圍時,此時的Vin-Vout值就是DropoutLDO的主要參數_IQ接地电流(GroundPinCurrent)接地电路IGND是指串联调整管输出电流为零时,输入电源提供的稳压器工作电流。该电流有时也称为静态电流,但是采用PNP晶体管作串联调整管元件时,这种习惯叫法是不正确的。通常较理想的低压差稳压器的接地电流很小。減小靜態電流有助于提高LDO的效率LDO的主要參數_IQLDO的主要參數_LDR负载调整率(LoadRegulation)×负载调整率越小,说明LDO抑制负载干扰的能力越强LDO的主要參數_LNR线性调整率(LineRegulation)×线性调整率越小,输入电压变化对输出电压影响越小,LDO的性能越好。△V=兩次輸出的差從此公式可以看出:Vin每輸入1V,Vout呈現.X%的變化LDO的主要參數_PSRR电源抑制比(PSRR):×LDO的输入源往往许多干扰信号存在。PSRR反映了LDO对于这些干扰信号的抑制能力。Power驗證(針對Vout不良)目前確認Lowyield產品,實驗室驗證需確認Vout輕載部分是否正常.驗證線路如下:實驗室操作以現有Power為準,此需電子負載一臺,Power一臺,萬用表一臺,連接線數條習題1.請寫出LDO的主要參數.2.請以SX-1300搭建一個測試Vout的線路3.請簡述一下LDO的工作原理(以Vout降低描述LDO的調節原理)謝謝指教