姓名学号………密………封………线………以………内………答………题………无………效……第1页共5页电子科技大学二零一三年推免生复试笔试题微机原理考试题(120)分钟考试形式:闭卷考试日期2013年9月23日一二三合计复核人签名得分签名一、选择题(每题2分,共40分)1.在()中,机器数零的表示形式是不唯一的。A.补码B.原码C.补码和反码D.原码和反码2.以下对于RISC机器来说不正确的是()。A、指令编码等长B、寻址方式多C、不能访问存储器D、运算类指令只使用寄存器3.片内AMBA总线中,APB桥是()A、支持突发传输数据的B、AHB高性能系统的中枢C、APB中的唯一总线主机D、一种总线仲裁器4.超标量微处理器的特点有()。A、不仅能进行32位运算,也能进行64位运算B、内部含有多条指令流水线和多个执行部件C、数据传输速度很快,每个总线周期最高能传送4个64位数据D、芯片内部集成的晶体管数超过100万个,功耗很大5.总线上多个主设备同时发送信息导致的工作异常一般称为()。A、冲突B、仲裁C、中断D、异常6.下列关于DMA的说法错误的是()。A.CPU只启动DMA,而不干预这一过程。B.传输数据的过程只由硬件完成而不需软件介入。C.DMA模式下完成数据传输不需要涉及到中断等操作。D.在外设和内存之间直接地传输数据7.ARM处理器比较无符号数大小时是根据()标志位来判断的。A、C和NB、C和ZC、C和VD、Z和V8.微程序控制器中,机器指令与微指令的关系是()。得分姓名学号………密………封………线………以………内………答………题………无………效……第2页共5页A、每一条机器指令由一条微指令来执行B、每一条机器指令由一段微指令编写的微程序来解释执行C、每一条机器指令组成的程序可由一条微指令来执行D、一条微指令由若干条机器指令组成9.当CPU响应中断时,通常对正在执行的指令的处理方法是()。A.执行完当前指令之后响应中断B.停止执行当前指令C.中断执行当前指令D.放弃执行当前指令10.异步通信方式工作中,设置波特率因子为32,字符长度为8位(含1位奇校验位),起始位1位,停止位为2位,每秒传输200个字符,则它的传输速率和收/发时钟频率分别为()。A.200bps,8.8kHzB.2200bps,35.2kHzC.2200bps,70.4kHzD.2400bps,38.4kHz11.以下ARM指令中,()的源操作数采用了相对寻址方式。A、MOVR0,#2B、LDRR0,[R1]C、BLSUB1D、ADDR0,R1,R2,LSL#112.在CPU内部,通常()用于存放将要执行的指令代码。A、PCB、SPC.IDD.IR13.某个寄存器中存放的数值即为操作数的地址,这种寻址方式称为()。A、立即寻址B、存储器直接寻址C、寄存器间接寻址D、寄存器直接寻址14.下图所示半导体存储芯片的容量为()。A、128K×10bitsB、64K×9bitsC、64K×10bitsD、64KB15.以版图形式提交,灵活性差,可靠性高的核是()A.固核B.硬核C.软核D.IP核16.微处理器内部标志寄存器的主要作用是()。A、决定CPU是否继续工作B、检查当前指令执行的正确与否C、纠正当前指令执行的结果D、产生影响或控制某些后续指令所需的标志17.在计算机系统三总线结构中,用于产生存储器和外设接口片选信号的是()。A、数据总线B、地址总线C、控制总线D、其他专用信号18.在外设接口中,状态寄存器的作用是存放()。A0-A15CSD0-D9RDVCCWRGND姓名学号………密………封………线………以………内………答………题………无………效……第3页共5页A、CPU给外设的命令B、外设给CPU的命令C、外设的工作状态D、CPU的工作状态19.下面关于总线的叙述中,错误的是()。A、总线位宽指的是总线能同时传送的最大数据位数B、总线标准是指总线传送信息时应遵守的一些协议与规范C、PCI总线支持突发成组传送D、串行总线带宽小于并行总线的带宽20.用行列反转法构造一个84键的矩阵键盘,最少需要()条I/O线。A、18B、24C、19D、20二填空题(共30分,每空1分)1.冯·诺伊曼计算机的五个基本组成部分是①、②、③、和输入输出设备。2.微处理器是一个中央处理器,由ALU、累加器和寄存器组、指令指针寄存器、标志寄存器、①、②;3.处理器完成一条指令所需的时间通常称为①,而完成一次I/O操作所用时间通常称为②。4.芯片片选信号的形成方法有①、②和全译码法。其中硬件电路最简单的是③法;5.嵌入式系统设计中,最小硬件系统通常包括处理器模块以及、(②电源)、、和等基本硬件;6.冯·诺伊曼计算机的最大缺陷是:;7.现代计算机的存储器分层结构一般分为:寄存器组、①、②、③,硬盘属于④;8.目前计算机采用的输入输出信息传输方式有程序查询传输、①②③;9.Cache技术的应用基于所谓“局部性原理”,该原理的含义是。得分姓名学号………密………封………线………以………内………答………题………无………效……第4页共5页10.对I/O端口的编址一般有①方式和②方式。ARM处理器采用的是③方式。11.下图所示为串行异步通信中传送某字符的基波波形。该字符所传送的数据值为①H;采用的是②(奇或偶)校验。停止位校验位D7D6D5D4D3D2D1D0起始位12.设某64位总线的时钟频率为66MHz,若每3个时钟周期完成一次数据传送,则该总线的带宽为MByte/s。三、简答、分析和设计题(共30分,共4题)1.(3分)若某系统CPU的前端总线频率为800MHz,总线周期数为1/4,数据总线宽度为64bit,请计算其总线带宽是多少?2.(6分)一个时钟频率为1.25GHz的非流水式处理器,其平均CPI是5。此处理器的升级版本引入了6级流水。然而,由于如锁存延迟这样的流水线内部延迟,使新版处理器的时钟频率必须降低到1GHz。(1)(4分)对一典型程序(指令数目N很大),新版所实现的加速比是多少?(2)(2分)新、旧两版处理器的MIPS各是多少?3.(4分)形成中断嵌套的必备条件有哪些?4.(5分)某系统并行总线上时序控制方式如下图所示。得分姓名学号………密………封………线………以………内………答………题………无………效……第5页共5页①该系统采用的是哪种总线时序控制方式?(2分)②试比较该总线同步方式与其它常用总线时序控制方式的优缺点。(3分)5.(12分)设某系统地址总线宽度为20bit,数据总线宽度为8bit。现采用8K4芯片实现32KB扩展存储器,要求其地址空间连续,且该扩展存储器的地址从0B0000H开始。1)需要多少片芯片?分几组?(3分)2)片内地址线需要多少位?应该使用哪种片选方式?使用多少位高位地址线?以表格方式描述每组芯片的地址范围。(4分)3)画出系统硬件连接图。(5分)