1.已知逻辑函数Y=AB+A̅C+B̅C与其相等的函数为(D)。A.ABB.AB+A̅CC.AB+B̅CD.AB+C2.一个数据选择器的地址输入端有3个时,最多可以有(C)个数据信号输出。A.4B.6C.8D.163.在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D)。A.m1与m3B.m4与m6C.m5与m13D.m2与m84.L=AB+C的对偶式为:(B)。A.A+BCB.(A+B)CC.A+B+CD.ABC;5.半加器和的输出端与输入端的逻辑关系是(D)。A.与非B.或非C.与或非D.异或6.TTL集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出由高位到低位应为(B)。A.00100000B.11011111C.11110111D.000001007.属于组合逻辑电路的部件是(A)。A.编码器B.寄存器C.触发器D.计数器8.以下电路中可以实现“线与”功能的有(C,D)。A.与非门B.三态输出门C.集电极开路门D.漏极开路门9.以下电路中常用于总线应用的有(A)。A.三态门B.OC门C.漏极开路门D.CMOS与非门10.TTL数字集成电路与CMOS数字集成电路相比突出的优点是(B)。A.微功耗B.高速度C.高抗干扰能力D.电源范围宽11.以下表达式中符合逻辑运算法则的是(D)。A.C·C=C2B.1+1=10C.01D.A+1=112.当逻辑函数有n个变量时,共有(D)个变量取值组合。A.nB.2nC.n2D.2n13.逻辑函数F=A⊕(A⊕B)=(A)。A.BB.AC.A⊕BD.BA14.A+BC=(C)。A.A+BB.A+CC.(A+B)(A+C)D.B+C15.将代码(10000011)8421BCD转换为二进制数(B)。A.(01000011)2B.(01010011)2C.(10000011)2D.(000100110001)216.函数F=AB+A̅B̅的对偶式为(A)。A.(BA)()BAB.BABA;C.ABABD.))((BABA17.有符号位二进制数的原码为(11101),则对应的十进制为(C)。A.-29B.+29C.-13D.+1318.逻辑函数Y=AC+A̅BD+BCD(E+F)的最简的与或式(B)。A.AC+BDB.BDAACC.AC+BD.A+BD19.逻辑函数的F=BCBABA的标准与或式为(A)。A.)7,5,4,3,2(B.)6,4,3,2,1(C.)5,3,2,1,0(D.)7,6,5,4,3(20.逻辑函数Y(A,B,C)=∑m(0,2,4,5)的最简与或非式为(A)。A.ABCAB.CABAC.BACAD.CBCABA21.下几种说法中与BCD码的性质不符的是(C)。A.一组四位二进制组成的码只能表示一位十进制;B.BCD码是一种人为选定的0—9十个数字的代码;C.BCD码是一组四位二进制数,能表示十六以内的任何一个十进制数;D.BCD码有多种。22.逻辑函数)6,5,4,2,1,0(F的最简与非式为(A)A.BCB.CBC.CCBD.CA23.函数BABCEGBCBAF的最简式为(A)A.CBB.CC.BD.CA24.已知逻辑函数DCBDEAF)(,其反演式为(A)A.)))((DCBDEAFB.DCBDEAFC.DCBDEAFD.DCBDEAF))((25.用二进制数对100个信息进行编码,则至少要(A)。A.7位B.8位C.6位D.10位26.逻辑函数CBAABCF)(的最小项标准式为(B)。A.)7,2,0(FB.)7,5,4,3,1(FC.)7,6,3,1(FD.)7,5,3,1(F27.数字信号和模拟信号的不同之处是(C)。A.数字信号在大小上不连续,时间上连续,而模拟信号则相反;B.数字信号在大小上连续,时间上不连续,而模拟信号则相反;C.数字信号在大小、时间上均不连续,而模拟信号则相反;D.数字信号在大小、时间上均连续,而模拟信号则相反。28.在何种输入情况下,“与非”运算的结果是逻辑0(D)。A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是129.在何种输入情况下,“或非”运算的结果是逻辑0(D)。A.全部输入是0B.全部输入是1C.任一输入为0,其他输入为1D.任一输入为130.逻辑函数CBABCDF)(的反函数F的最小项表达式为(D)A.CBFB.)11,10,4,3(FC.CBADCABCDBAFD.)11,10,3,2(F31.若已知ZXYZYYZXY。判断ZYXZYZYYX)())()((成立的最简单方法是依据(B)规则。A.代入规则B.对偶规则C.反演规则D.互补规则32.N个触发器可以构成能寄存多少位的二进制数码的寄存器(B)。A.N-1B.NC.N+1D.2N33.在下列触发器中,有约束条件的是(C)。A.主从JK触发器B.主从D触发器C.同步RS触发器D.边沿D触发器34.一个触发器可记录一位二进制代码,它有几个稳态(C)。A.0B.1C.2D.435.存储8位二进制信息要几个触发器(D)。A.2B.3C.4D.836.对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T=(B,D)。A.0B.1C.QD.Q37.对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T=(A,D)。A.0B.1C.QD.Q38.对于D触发器,欲使Qn+1=Qn,应使输入D=(C)。A.0B.1C.QD.Q39.对于JK触发器,若J=K,则可完成哪种触发器的逻辑功能(C)。A.RSB.DC.TD.Tˊ40.欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端(A,B,D,E)。A.J=K=0B.J=Q,K=Q̅C.J=Q̅,K=QD.J=Q,K=0E.J=0,K=Q̅41.欲使JK触发器按Qn+1=Q̅n工作,可使JK触发器的输入端(A,C,E)。A.J=K=1B.J=Q,K=Q̅C.J=Q̅,K=QD.J=Q,K=1E.J=1,K=Q42.欲使JK触发器按Qn+1=0工作,可使JK触发器的输入端(B,C,D)。A.J=K=1B.J=Q,K=QC.J=Q,K=1D.J=0,K=1E.J=K=043.欲使JK触发器按Qn+1=1工作,可使JK触发器的输入端(B,C,E)。A.J=K=1B.J=1,K=0C.J=K=Q̅D.J=K=0E.J=Q̅,K=044.欲使D触发器按Qn+1=Q̅n工作,应使输入D=(D)。A.0B.1C.QD.Q̅45.下列触发器中,没有约束条件的是(D)。A.基本RS触发器B.主从RS触发器C.同步RS触发器D.边沿D触发器46.为实现将JK触发器转换为D触发器,应使(A)。A.J=D,K=D̅B.K=D,J=D̅C.J=K=DD.J=K=D̅47.边沿式D触发器是一种(C)稳态电路。A.无B.单C.双D.多48.PLD器件的主要优点有(D)。A.便于仿真测试B.集成密度高C.可硬件加密D.可改写49.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C)图。50.TTL主从JK触发器电路如下图所示,初态为0,已知CP,A,B和SD̅̅̅的波形,请判断Q的波形,它为(A),(B),(C),(D)中的(B)51.电路如图所示,Qn+1=A+𝑄𝑛̅̅̅̅电路为(D)52.下列几种TTL电路中,输出端可实现线与功能的电路是(D)。A.或非门B.与非门C.异或门D.OC门53.对CMOS与非门电路,其多余输入端正确的处理方法是(D)。A.通过大电阻接地(1.5KΩ)B.悬空C.通过小电阻接地(1KΩ)D.通过电阻接VCC54.图所示电路为由555定时器构成的(A)。A.施密特触发器B.多谐振荡器C.单稳态触发器D.T触发器55.请判断以下哪个电路不是时序逻辑电路(C)。A.计数器B.寄存器C.译码器D.触发器56.下列几种A/D转换器中,转换速度最快的是(A)。A.并行A/D转换器B.计数型A/D转换器C.逐次渐进型A/D转换器D.双积分A/D转换器57.某电路的输入波形UI和输出波形UO如图所示,则该电路为(C)。A.施密特触发器B.反相器C.单稳态触发器D.JK触发器58.要将方波脉冲的周期扩展10倍,可采用(C)。A.10级施密特触发器B.10位二进制计数器C.十进制计数器D.10位D/A转换器59.存储容量为8K×8位的ROM存储器,其地址线为(C)条。A.8B.12C.13D.1460.一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为(C)V。A.1.28B.1.54C.1.45D.1.5661.T触发器中,当T=1时,触发器实现(C)功能。A.置1B.置0C.计数D.保持62.指出下列电路中能够把串行数据变成并行数据的电路应该是(C)。A.JK触发器B.3/8线译码器C.移位寄存器D.十进制计数器63.只能按地址读出信息,而不能写入信息的存储器为(B)。A.RAMB.ROMC.PROMD.EPROM64.以下式子中不正确的是(C)A.1•A=AB.A+A=AC.BABAD.1+A=165.已知BABBAY下列结果中正确的是(C)A.Y=AB.Y=BC.Y=A+BD.BAY66.下列说法不正确的是(C)A.集电极开路的门称为OC门B.三态门输出端有可能出现三种状态(高阻态.高电平.低电平)C.OC门输出端直接连接可以实现正逻辑的线或运算D.利用三态门电路可实现双向传输67.以下说法错误的是(B)A.数字比较器可以比较数字大小B.实现两个一位二进制数相加的电路叫全加器C.实现两个一位二进制数和来自低位的进位相加的电路叫全加器D.编码器可分为普通全加器和优先编码器68.电路如下图(图中为下降沿Jk触发器),触发器当前状态Q3Q2Q1为“011”,请问时钟作用下,触发器下一状态为(B)A.“110”B.“100”C.“010”D.“000”69.电源电压为+12V的555定时器.组成施密特触发器,控制端开路,则该触发器的回差电压△VT为(A)。A.4VB.6VC.8VD.12V70.为了将三角波换为同频率的矩形波,应选用(A)。A.施密特触发器B.单稳态触发器C.多谐振荡器D.计数器71.相同为“0”不同为“1”它的逻辑关系是(C)A.或逻辑B.与逻辑C.异或逻辑72.Y(A,B,C)=∑m(0,1,2,3)逻辑函数的化简式(C)A.Y=AB+BC+ABCB.Y=A+BC.Y=𝐴̅73.下列说法是正确的是(A)A.异步计数器的计数脉冲只加到部分触发器上B.异步计数器的计数脉冲同时加到所有触发器上C.异步计数器不需要计数脉冲的控制D.以上说法都不正确74.下列说法是正确的是(A)A.施密特触发器的回差电压ΔU=UT+-UT-B.施密特触发器的回差电压越大,电路的抗干扰能力越弱C.施密特触发器的回差电压越小,电路的抗干扰能力越强D.以上说法都不正确75.下列说法正确的是(C)A.多谐振荡器有两个稳态B.多谐振荡器有一个稳态和一个暂稳态C.多谐振荡器有两个暂稳态D.以上说法都不正确76.下列说法正确的是(A)A.555定时器在工作时清零端应接高电平B.555定时器在工作时清零端应接低电平C.555定时器没有清零端D.以上说法都不正确77.函数F(A,B,C)=AB+BC+AC的最小项表达式为(B)。A.F(A,B,C)=∑m(0,2,4)B.F(A,B,C)=∑m(3,5,6,7)C.F(A,B,C)=∑m(0,2,3,4)D.F(A,B,C)=∑m(2,4,6,7)78.十六路数据选择器的地址输入(选择控制)端有(C)个。A.16B.2C.4D.879.有一个左移移位寄存器,当预先置入(Q3Q2Q1Q0)1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四