第二章原理图的设计162.5原理图的连线1)按照任务原理图将各元件摆放整齐如图:2)单击Wring工具栏按钮或执行菜单命令【Place】/【Wrie】,光标变为十字形状。在适当位置单击鼠标左键确定导线起点,移动鼠标到适当位置,再次单击鼠标左键,完成两点间的连线,绘制完后第二章原理图的设计17单击鼠标右键结束此条导线。此时光标仍处于绘制导线状态,可继续绘制,要退出绘制导线状态,双击右键即可。最终的连线效果如图所示。3)放置、编辑电源及接地符号电源及接地信号有很多种,系统提供了专门的电源及接地符号工具,有10多种不同形状供选用。如图所示。单击连线工具中的按钮,可一次放置电源及接地符第二章原理图的设计18号。编辑电源及接地符号。双击或执行完放置电源及接地符号后,在放置之前按Tab键。打开“设置电源或接地符号属性”对话框。如图所示。在Properties栏的Net右边的方框中可设置所属网络,Style右边的下拉列表可设置符号外形。设置完后,单击OK即可。4).统一为元件编号在绘制原理图时,主要放置元件与连线,元件可能会被删除或调整位置,因此元件序号常常不够规范,可能会有重复或遗漏。ProtelDXP提供了一种途径:在原理图绘制完后统一为所有元件进行编号。具体操作如下:第二章原理图的设计19执行菜单【Tools】/【Annotate】,打开“自动编号”对话框,如图所示。单击ResetDesignators按钮,将元件序号全部更换为“类型+数字”的形式,此时,系统弹出对话框如图所示。单击OK确认,右侧的列表显示全部元件的序号为“类型+数字”的形式。如第二章原理图的设计205)单击AcceptChange按钮,弹出如图所示对话框。单击ExecuteChange按钮执行修改,系统开始逐项进行序号更改,并在更改成功的Done区域标上√如图所示五、原理图的电气检查、编译和调整执行菜单【Project】/【CompilePCBProject】对项目进行编译,并生成信息报告。根据提示信息找到错误并加以改正。可双击提示信息,打开CompileError面板,单击其中的提示信息自动定位到错误处,即可进行修改。检查结果如图:第二章原理图的设计21第三章PCB设计22第三章PCB设计3.1制做PCB我们用ProtelDXP2004制作设计好电路图以后,就进入PCB的制作,在这之前,应先注意各个元件封装的选择,原则应与实际尺寸相等,没有的可以自己画封装。首先,在工程中新建PCB。选中工程,点击File—new—PCB,新建一个PCB单击保存按钮,重命名,保存。进入PCB界面,导入原理图,点击design,选择importchangesfromxxx.PrjPCB如图进入如图所示界面第三章PCB设计23但后点击左下角的validatechanges,再点击executechanges,在右侧全都准确无误后,然后点close。切换到PCB工作区时如图:然后选中右下角的元件,突入黑色背景中,然后按delete键,去掉外框,准备布局第三章PCB设计243.1.1布局DXP提供了自动布局和手动布局自动布局选中所有元件,点击Tools—Autoplacement—Autoplacer,进入界面然后点击OK,然后缩小屏幕,可以找到排好的元件。移入黑框中。手动布局自动布局后,往往不太令人满意,元件间距离过大,造成浪费空间。所以还要手工布局,从新调整元件的布局是指在满足电气特性的同时,更加优化,美观。1)选取元件;2)移动元件,拖动选中的元件到合适的位置;3)旋转元件,拖动元件时,按空格键,每次旋转90°;4)排列元件,点击工具栏按钮,如图,在其弹出栏中可以按一定规则排列元件;5)元件标注与调整,包括位置,方向,内容,字体等。第三章PCB设计25双击某元件注释,在弹出选项中进行修改先画电气层,在屏幕左下方选中keep-outlayer,如图然后单击工具栏的place—line,在元件外围一定距离处画线,画一个方形。再在mechanical1层画物理边界,画在电气边界的外围如图:3.1.2参数设置在设置参数,选择design-rules,把线宽参数设置如图,第三章PCB设计26其次,还要改变焊孔的大小,选中焊孔,右键——findsimilarobjects,在simple选项后把any改成same,在padX(Y)size里,把数据改成90mil或其他值,如图第三章PCB设计27,按shift+c,参数设置完后,然后就可以准备布局。3.1.3布局单击工具栏的autoroute---all,如图选择routeall,系统会自动布线,布完线后,如图第三章PCB设计283.1.4PCB电路检查与报表生成布完线以后,还要运行设计规则检查命令检查设计完成的电路板有无违反设计规则的状况,确保电路板的正确性。另外为了便于存档,电路板的加工生产及电路元件的安装,需要生成各种报表文件。设计规则的检查第三章PCB设计29点击Tools—DesignRuleCheck,进入界面如果需要进行具体检查,点击左侧RulesToCheck,可进行具体调整,一般情况下可以在直接点左下角的RunDesignRuleCheck,生成报表如图:第三章PCB设计30根据报表分析可知,没有违反涉及规则。若检测出错误信息,要分析其错误原因,并进行修改。第三章PCB设计31第四章网络生成表在画完原理图后,可以生成网络表。网络表记载着原理图里的各种信息,对工业生产时很重要,是重要数据。有了它,即使没有原理图,也能推算出原理图,;了解各元件是如何连接的。原理图制作完成后,点击Design—netlistforproject—Protel,,会发现在Projects里多了一个子文件夹,在里面会有一个图标为N的文件,即网络表即"作业.NET"。第五章原理图.PCB.网络表32第五章原理图.PCB.网络表5.1原理图第五章原理图.PCB.网络表335.2PCB图第五章原理图.PCB.网络表345.3覆铜图5.4网络表[C1POLAR0.8CapPol1][C2POLAR0.8CapPol1][C3POLAR0.8CapPol1][C4POLAR0.8CapPol2][C5RAD-0.3Cap][C6RAD-0.3Cap][C7RAD-0.3Cap][C8RAD-0.3Cap][C9RAD-0.3Cap][C10第五章原理图.PCB.网络表35RAD-0.3Cap][C11RAD-0.3Cap][C12RAD-0.3Cap][D1DIO7.1-3.9x1.9][D2DIO7.1-3.9x1.9][D3DIO7.1-3.9x1.9][D4DIO7.1-3.9x1.9][D5DIO7.1-3.9x1.9][D6DIO7.1-3.9x1.9][D7DIO7.1-3.9x1.9][D8DIO7.1-3.9x1.9][D9DIODE-0.7DZener][DS1LED-0LED0][DS2LED-0LED0][DS3LED-0LED0][JP1HDR1X4Header4][JP2HDR1X4Header4][JP3HDR1X4Header4][JP4HDR1X6Header6][JP5HDR1X2Header2][JP6HDR1X2Header2][JP7HDR2X2Header2X2][JP8HDR2X5Header5X2][R1AXIAL-0.4Res2][R2AXIAL-0.4Res2][第五章原理图.PCB.网络表36R3AXIAL-0.4Res2][R4AXIAL-0.4Res2][R5AXIAL-0.4Res2][R6AXIAL-0.4Res2][R7AXIAL-0.4Res2][R8AXIAL-0.4Res2][R9AXIAL-0.4][R10AXIAL-0.4][R11AXIAL-0.4Res2][R12AXIAL-0.4Res2][R13AXIAL-0.4Res2][R14AXIAL-0.4Res2][R15AXIAL-0.4Res2][R16AXIAL-0.4Res2][R17AXIAL-0.4Res2][R18AXIAL-0.4Res2][R19AXIAL-0.4Res2][R20AXIAL-0.4Res2][R21AXIAL-0.4Res2][R22VR2RPot][S1daozhakaiguanSW-SPDT][S2daozhakaiguanSW-SPDT][S3daozhakaiguanSW-SPDT][U1Multiwatt15H第五章原理图.PCB.网络表37L298N][U2DIP8NE555N][U3PDIP20AL297][U4N014SN74F04D](VSSC3-1C6-2D2-2D4-2D6-2D8-2JP5-2JP6-2R5-1U1-4)(VCCC1-1C2-1C5-2C7-2C8-2C10-2JP1-4R6-1R7-1R10-1R12-1R15-2R16-2R19-2R21-2R22-2R22-3U1-9U2-4U2-8U3-12U4-14)(NetC4_1C4-1D9-2R14-2R15-1U3-15)(NetC9_2C9-2R11-1U2-2U2-6)(NetC11_2C11-2U2-5)(NetC12_2C12-2R7-2U3-16)(NetD1_2D1-2D2-1JP4-1U1-14)(NetD3_2D3-2D4-1JP4-3U1-13)(NetD5_2D5-2D6-1JP4-2U1-3)(NetD7_2D7-2D8-1JP4-4U1-2)(NetDS1_1DS1-1R8-2)(NetDS2_1DS2-1JP7-4)(NetDS3_1第五章原理图.PCB.网络表38DS3-1JP7-2)(NetJP2_1JP2-1U1-5U3-4)(NetJP2_2JP2-2U1-7U3-6)(NetJP2_3JP2-3U1-10U3-7)(NetJP2_4JP2-4U1-12U3-9)(NetJP3_1JP3-1U4-1)(NetJP3_2JP3-2U4-3)(NetJP3_3JP3-3U4-5)(NetJP3_4JP3-4U4-9)(NetJP4_5JP4-5JP4-6JP6-1)(NetJP7_1JP7-1R6-2)(NetJP7_3JP7-3R5-2)(NetJP8_1JP8-1JP8-3U3-18U4-2)(NetJP8_5JP8-5U3-17U4-4)(NetJP8_7JP8-7U3-19U4-6)(NetJP8_9JP8-9U3-10U4-8)(NetR1_2R1-2R2-2U1-1U3-14)(NetR3_2R3-2R4-2U1-15U3-13)(NetR9_2R9-2U3-1)(NetR10_2R10-2第五章原理图.PCB.网络表39U3-3)(NetR11_2R11-2R22-1U2-7)(NetR12_2R12-2U3-20)(NetR13_1R13-1U3-11)(NetR16_1R16-1S1-1)(NetR17_2R17-2S1-3)(NetR18_2R18-2S2-3)(NetR19_1R19-1S2-1)(NetR20_2R20-2S3-3)(NetR21_1R21-1S3-1)(NetU1_6U1-6U3-5)(NetU1_11U1-11U3-8)(HASDJP8-8S3-2)(GNDC1-2C2-2C3-2C4-2C5-1C6-1C7-1C8-1C9-1C10-1C11-1C12-1D1-1D3-1D5-1D7-1D9-1DS1-2DS2-2DS3-2JP1-1JP5-1R1-1R2-1R3-1R4-1R9-1R13-2R14-1R17-1R18-1R20-1U1-8U2-1U3-2U4-7)(GDCLOCKJP8-4U2-3)(ENSDJP8-10第五章原理图.PCB.网络表40S1-2)(CWSDJP8-6S2-2)(CLOCKZSJP8-2R8-1)课程设计总结41课程设计总结一.通过此次的学习我认识到了理论联系实际的重要性,学习软件要多动手去体