数字电子技术基础复习资料---2014

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

《数字电子技术基础》复习题知识点:基础知识数制转换1.(30.25)10=(11110.01)2=(1E.4)162.(3AB6)16=(0011101010110110)2=(35266)83.(136.27)10=(10001000.0100)2=(88.4)164.(432.B7)16=(010000110010.10110111)2=(2062.556)85.(100001000)BCD=(108)D=(6C)H=(01101100)B6.二进制(1110.101)2转换为十进制数为_____14.625_________。7.十六进制数(BE.6)16转换为二进制数为________(10111110.011)2___。8.0AA,1AA。原码、反码与补码在二进制数的前面增加一位符号位。符号位为0表示正数;符号位为1表示负数。正数的反码、补码与原码相同,负数的反码即为它的正数原码连同符号位按位取反。负数的补码即为它的反码在最低位加1形成。补码再补是原码。1.如(111011)2为有符号数,则符号位为1,该数为负数,反码为100100,补码为100101。如(001010)2为有符号数,则符号位为0,该数为正数,反码001010,补码001010。卡诺图化简1.ACADBAdmDCBAL)11,10,9,3,2,1()15,14,13,0(),,,(2.DBDCDCmDCBAL)14,13,10,9,8,6,5,2,1,0(),,,(3.F=ABCD+ABC+ABC+ABC=Σm(__7,10,11,12,13,14,15__)。4.F=AC+BD的最小项表达式为_Σm(1,3,9,10,11,14,15)_。知识点:门电路1.三态门的输出是高电平、低电平和高阻态。2.已知图中各门电路都是TTL系列门电路,指出各门电路的输出是什么状态。答案:Y1为高电平;Y2为低电平;Y3为低电平;Y4为低电平。3.74系列TTL与非门组成如图电路。试求前级门GM能驱动多少个负载门?门GM输出高电平VOH≥3.2V,低电平VOL≤0.4V,输出低电平时输出电流最大值IOLmax=16mA,输出高电平时输出电流最大值IOHmax=-0.4mA,与非门的电流IIL≤-1.6mA,IIH≤0.04mA。答案:在满足VOL≤0.4V的条件下,求得可驱动的负载门数目为:OL(max)1IL(max)16=101.6INI在满足VOH≥3.2V的条件下,求得可驱动的负载门数目为:OH(max)2IH(max)0.4=520.04INpI因此GM最多能驱动5个同样的与非门。4.三个三态门的输出接到数据总线上,如图所示。(1)简述数据传输原理。(2)若门G1发送数据,各三态门的使能端子应置何种电平?答案:(1)数据传输原理:工作过程中控制各个反相器的EN端轮流等于1,而且任何时候仅有一个等于1,便可轮流把传输到各个反相器输出端的信号送到总线上,而互不干扰。(2)若门G1发送数据,各三态门的使能端子应置于EN1=1,EN2=EN3=0。5.图1、2中电路由TTL门电路构成,图3由CMOS门电路构成,试分别写出F1、F2、F3的表达式。知识点:组合逻辑电路1.数字电路分成两大类,一类是组合逻辑电路,另一类是时序逻辑电路。2.组合逻辑电路在逻辑功能上的共同特点是任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。3.组合逻辑电路的分析是指由给定的逻辑电路,通过分析找出电路的逻辑功能来。4.组合逻辑电路通常采用的设计方法分为进行逻辑抽象、写出逻辑函数式、选定器件类型、将逻辑函数化简或变换成适当的形式和由化简或变换后的逻辑函数式,画出逻辑电路图五个步骤。5.逻辑状态赋值是指以二值逻辑的0、1两种状态分别代表输入变量和输出变量的两种不同状态。6.编码器的逻辑功能是将输入的每一个高、低电平信号编成一个对应的二进制代码。7.译码器的逻辑功能是将每个输入的二进制代码译成对应的输出高、低电平信号或另外一个代码。8.用具有n位地址输入的数据选择器,可以产生任何形式输入变量数不大于n+1的组合逻辑函数。9.试分析图示(a)和(b)两电路是否具有相同的逻辑功能。如果相同,它们实现的是何逻辑功能。答案:根据逻辑电路图写出逻辑表达式:(a)((()()))()()YAABBABAABBABABABB5(b)()()YABABABA可见,两电路具有相同的逻辑表达式,因此逻辑功能相同。电路实现的是异或逻辑功能。10.用4线-16线译码器74LS154和门电路产生如下函数。YACDABCDBCBCD答案:36791314153679131415=()YACDABCDBCBCDmmmmmmmmmmmmmm令A3=AA2=BA1=CA0=D则01501~~YYmm11.用3线-8线译码器74HC138和门电路产生如下函数。用8选1数据选择器74HC151实现函数Y2。123YACBCYABCABCBCYBCABC答案:175121473340YACBCABCABCABCmmmYABCABCBCABCABCABCABCmmmmYBCABCABCABCABCmmm57令A2=AA1=BA0=C则070~~YYmm17511572147313473405045()()()YmmmmmmYmmmmmmmmYmmmmmm当用8选1数据选择器74HC151实现函数Y2时,令A2=AA1=BA0=C则D1=D3=D4=D7=1D0=D2=D5=D6=012.用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。列出控制电路真值表,要求用74LS138和适当的与非门实现此电路。1)根据题意,列出真值表由题意可知,令输入为A、B、C表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R,Y,G表示红、黄、绿三个批示灯的状态,“1”表示亮,“0”表示灭。真值表如下:ABCRYG000001010011100101110111110010010100010100100001(2)由真值表列出逻辑函数表达式为:)6,5,3,0(),,(mCBAR)4,2,1,0(),,(mCBAY7),,(mCBAG(3)根据逻辑函数表达式,选用译码器和与非门实现,画出逻辑电路图。13.分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。(1)表达式7321742121mmmmZmmmmZ(2)真值表(3)逻辑功能为:全减器14.设计一位8421BCD码的判奇电路,当输入码含奇数个“1”时,输出为1,否则为0。用一片8选1数据选择器74LS151加若干门电路实现,画出电路图。解:首先,根据电路逻辑描述画出卡诺图:最简“与-或式”为:BCDDCBDCBDADCBAY;用74LS151实现电路图为:知识点:触发器1.触发器是能够记忆一位二值信号的基本逻辑单元。2.触发器有两个稳定的状态,可用来存储数码0和1(只要电源不断电)。3.触发器按其逻辑功能可分为RS触发器、D触发器、JK触发器、T触发器等四种类型。按触发方式可以分为:电平触发、脉冲触发、边沿触发。4.画出由与非门组成的SR锁存器输出端QQ、的电压波形,输入端RS、的电压波形如图中所示。答案:5.画出图中由或非门组成的SR锁存器输出端QQ、的电压波形,其中输出入端S,R的电压波形如图中所示。答案:6.在下图电路中,若CP、S、R的电压波形如图中所示,试画出Q的波形,假定触发器的初始状态为Q=0。答案:7.若主从结构RS触发器各输入端的电压波形如图中所示,试画出QQ、端对应的电压波形。设触发器的初始状态为Q=0。答案:8.已知D触发器各输入端的波形如图所示,试画出QQ、端的波形。答案:9.寄存器分为__基本寄存器__和__移位寄存器__两种。10.一个16选一数据选择器,其地址输入端有4个。11.JK触发器的特性方程为:nnnQKQJ1Q。12.单稳态触发器中,两个状态一个为稳态态,另一个为暂稳态态,多谐振荡器两个状态都为暂稳态态,施密特触发器两个状态都为稳态态。知识点:时序逻辑电路1.时序逻辑电路是指任一时刻得输出信号不仅取决于当时得输入信号,而且还取决于电路原来的状态。时序逻辑电路具有存储和记忆功能,而组合逻辑电路没有这种功能。2.按照存储电路中触发器动作特点的不同,时序逻辑电路可分为同步时序逻辑电路和异步时序逻辑电路,而按照输出信号特点的不同,又可将时序逻辑电路划分为米利型和穆尔型两种。3.用4级触发器组成十进制计数器,其无效状态个数为6。4.寄存器是用于寄存一组二值代码的,移位寄存器除了具有寄存器的功能以外,还具有移位功能,移位功能是指在移位脉冲的作用下依次左移或右移。5.由D触发器组成的四位数码寄存器,清零后,输出端Q3Q2Q1Q0=_0000_,若输入端D3D2D1D0=1001,当CP有效沿出现时,输出端Q3Q2Q1Q0=_1001_。6.数字电路按照是否有记忆功能通常可分为两类:组合逻辑电路、时序逻辑电路。7.试分析下图所示时序逻辑电路的逻辑功能。解:属同步时序电路,时钟方程省去。输出方程:11QXQXY驱动方程:1001TQXTT触发器的特性方程:QTQ*将各触发器的驱动方程代入特性方程,即得电路的状态方程:0000*01011*11QQQTQQQXQTQ列状态转换表画状态转换图和时序波形图由状态图可以看出,当输入X=0时,在时钟脉冲CP的作用下,电路的4个状态按递增规律循环变化,即:00→01→10→11→00→…当X=1时,在时钟脉冲CP的作用下,电路的4个状态按递减规律循环变化,即:00→11→10→01→00→…可见,该电路既具有递增计数功能,又具有递减计数功能,是一个2位二进制同步可逆计数器。8.写出下图电路的驱动方程、特性方程和输出方程。解:驱动方程1132131212131KQQJQKQJKQJ状态方程321*3212121*213*1QQQQQQQQQQQQQQ输出方程3QY9.试分析下图所示时序逻辑电路的逻辑功能。解:该电路为异步时序逻辑电路。具体分析如下:(1)写出各逻辑方程式①时钟方程:CP0=CP(时钟脉冲源的上升沿触发)CP1=Q0(当FF0的Q0由0→1时,Q1才可能改变状态)②输出方程:1010QQQQZ1100QDQD③各触发器的驱动方程:(2)将各触发器的驱动方程代入D触发器的特性方程,得各触发器的状态方程:00*0QDQ(CP由0→1时此式有效)11*1QDQ(Q0由0→1时此式有效)(3)列状态转换表(4)画状态转换图和时序波形图Z1QCPQ0(5)逻辑功能分析由状态转换图可知:该电路一共有4个状态00、01、10、11,在时钟脉冲作用下,按照减1规律循环变化,所以是一个异步4进制减法计数器,Z是借位信号。10.试分析下图所示时序逻辑电路的逻辑功能。解:属同步时序电路,时钟方程省去。驱动方程:232312121311QKQJQKQJKQJ将各触发器的驱动方程代入特性方程,即得电路的状态方程:23232*3212121*213*1QQQQQQQQQQQQQQQQ列状态转换表:画状态转换图由状态转换图可知:该电路属同步五进制计数器,不具备自启动功能。11.已知计数器的输出端Q2

1 / 19
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功