加法器及译码显示电路一、实验目的1.掌握二进制加法运算。2.掌握全加器的逻辑功能。3.熟悉集成加法器及其使用方法。4.掌握七段译码器和数码管的使用。1.基本设计任务与要求⑴设计一个一位二进制全加器要求用74LS00和74LS86实现。⑵设计一个余3码至8421码的转换电路要求用74LS83实现余3码至8421码的转换,将余3码转换成8421码的真值表如表1所示。二、设计任务与要求ABCDWXYZ00110100010101100111100010011010101111000000000100100011010001010110011110001001表1余3码转换成8421码的真值表⑶用74LS47和共阳极LED数码管组成译码显示电路在74LS83实现余3码至8421码的转换的基础上,再进一步完成译码显示功能。表1中W,X,Y,Z作为译码器的输入,将译码器的输出接至数码管,显示十进制数码。二、设计任务与要求2.扩展设计任务与要求(仅需要仿真完成)设计一个4位BCD码加法器注意:在计满10时即进位。画出逻辑图,列出元件清单。二、设计任务与要求三、实验原理1.全加器全加器是一种由被加数、加数和来自低位的进位三者相加的运算器。全加器的逻辑表达式为:iiiiCBASiiiiiiBACBAC1AiBiCiSiCi+10000010100111001011101110010100110010111表2全加器的功能表三、实验原理四、实验仪器、设备与器件1.电子技术综合实验箱;2.集成电路:74LS83,74LS86,74LS00。3.共阴极LED数码管。五、实验内容及步骤1.按基本设计任务与要求设计出的电路,若需要仿真,则用Multisim7进行软件仿真。2.在实验仪上安装电路,检查实验电路接线无误之后接通电源。3.测试全加器的功能。记录实验结果。4.测试转换器的功能。实验时通过开关输入余3码,通过观察发光二极管的状态,记录转换结果填入表中。5.在实验内容4的基础上,再进一步完成译码显示功能。6.按扩展设计任务与要求设计的电路,用Multisim7进行软件仿真。五、实验内容及步骤六、实验报告要求1.实验目的;2.设计过程;3.实验仪器与器材;4.实验内容与步骤;5.画出逻辑图;6.对实验结果进行分析;7.思考题;8.实验体会。74LS83A3A2A1A0B3B2B1B0Σ3Σ2Σ1Σ0DCBACo七、思考题1.用74LS83能否实现8421码转换为余3码的转换?2.画出用74LS48和共阴极LED数码管实现一个译码显示电路。器件引脚图74LS0074LS8674LS8374LS47数字电子技术实验箱的介绍830086实验所用芯片位置排列74LS0074LS4774LS8674LS83共阳数码管S3S2S1S000011110000100000000111010111110C=S3S2+S3S1A3A2A1A0CIB3B2B1B0S3S2S1S0CO74283(2)A3A2A1A0CIB3B2B1B0S3S2S1S0CO74283(1)十位≥1C个位A3A2A1A0B3B2B1B0&&修正信号方程为C=CO+S3S2+S3S1逻辑图如图所示仿真软件Multisim7的简要说明