《数字电子技术基础》第五版《数字电子技术基础》(第五版)教学课件清华大学阎石王红联系地址:清华大学自动化系邮政编码:100084电子信箱:wang_hong@tsinghua.edu.cn联系电话:(010)62792973《数字电子技术基础》第五版第五章触发器《数字电子技术基础》第五版5.1概述一、用于记忆1位二进制信号1.有两个能自行保持的状态2.根据输入信号可以置成0或1二、分类1.按触发方式(电平,脉冲,边沿)2.按逻辑功能(RS,JK,D,T)《数字电子技术基础》第五版5.2SR锁存器一、电路结构与工作原理《数字电子技术基础》第五版的约束条件。循所以正常工作下,应遵不定”信号同时消失后,的“和表根据工作原理得到真值输入端为置输入端,为置”状态为“”状态为“定义:,引出输入端用来置两个或非门接成反馈,工作原理01210010101101DDDDDDRSQQSSRQQQQ*.,,.0000001110011011010001101100①1110①*QQRSDD①《数字电子技术基础》第五版二、动作特点在任何时刻,输入都能直接改变输出的状态。例:10同为同时为和QQRSDD,《数字电子技术基础》第五版5.3电平触发的触发器一、电路结构与工作原理0XX000XX1110000100111100111011101001011011101*11111**QQRSCLK才起作用。和到达,只有触发信号触发器基本输入控制门RSCLKRS《数字电子技术基础》第五版《数字电子技术基础》第五版二、动作特点在CLK=1的全部时间里,S和R的变化都将引起输出状态的变化。变化多次翻转、可能随和期间,在RSQQCLK1《数字电子技术基础》第五版D触发器0XX000XX1110000100111100111011101001011011101*11111**QQRSCLK《数字电子技术基础》第五版5.4脉冲触发的触发器一、电路结构与工作原理提高可靠性,要求每个CLK周期输出状态只能改变1次《数字电子技术基础》第五版改变一次周期,输出状态只可能所以每个态翻转“从”根据“主”的状保持,下降沿到达时,“主”翻转,“从”保持时,“主”按触发器主从clkclk)(R,Sclk)(.211SR1XXXX0000001110011011010001101101*1111**QQRSCLKnQ《数字电子技术基础》第五版也是确定的的情况下,即使出现为解除约束触发器主从*12QRSJK.JKQ’主从SRQQQ’CLK《数字电子技术基础》第五版110111011后,“从”,“主”“主”保持时,则若clkQQclkKJ**,,)(J主从SRKQQ’QQ’CLK后,“从”保持“主”保持时,则若clkQQclkKJ01103**)()(,,)(***QclkQQclkKJ后,“从”则“主”置若则“主”置若时,则若1001114000011102后,“从”,“主”保持,“主”时,则若clkQQclkKJ**,)(《数字电子技术基础》第五版(5)列出真值表XXXX00000011100110110100011011011110*QQKJCLK*QXXXX0000001110011011010001101101*1111**QQRSCLK*Q主从SRJKQQ’QQ’CLK《数字电子技术基础》第五版二、脉冲触发方式的动作特点输出状态只能改变一次”状态翻转到达后,“从”按“主第二步“从”保持时,“主”接收信号,第一步分两步动作:clkclk11.的信号进入主触发器时,只允许的信号进入主触发器时,只允许1110KQJQ主从SRJKQQ’QQ’CLK。最后的状态,决定前,要找出期间里输入发生变化时在可能翻转一次高电平期间,“主”只在但主从起控制作用里输入信号对“主”都的全部时间,,“主”为同步主从*112QQclkclkclkJKclkSRSR.《数字电子技术基础》第五版《数字电子技术基础》第五版5.5边沿触发的触发器为了提高可靠性,增强抗干扰能力,希望触发器的次态仅取决于CLK的下降沿(或上升沿)到来时的输入信号状态,与在此前、后输入的状态没有关系。用CMOS传输门的边沿触发器维持阻塞触发器用门电路tpd的边沿触发器···《数字电子技术基础》第五版一、电路结构和工作原理1、用两个电平触发D触发器组成的边沿触发器《数字电子技术基础》第五版利用CMOS传输门的边沿触发器反馈通路接通,自锁保持通断,而变化随着断通,时,,,)(QTGTGDQDQTGTGclk432101反馈不通断通,“主”保持此前的状态通断,后,,)(QQTGTGDTGTGclk43212后,输出才能变化。直到下个反馈通路接通保持通断,接收新的输入断通,clkQTGTGDQTGTGclk,,)(43213列出真值表)4(XXX0X01X1*QQDCLKQ《数字电子技术基础》第五版端,置有异步置015)(、后的状态无关输入的状态,而与此前仅取决于上升沿到达时,的上升沿(或下降沿)变化发生在二、动作特点**QclkQ《数字电子技术基础》第五版5.6触发器的逻辑功能及其描述方法5.6.1触发器按逻辑功能的分类时钟控制的触发器中由于输入方式不同(单端,双端输入)、次态()随输入变化的规则不同*Q《数字电子技术基础》第五版一、SR触发器1.定义,凡在时钟信号作用下,具有如下功能的触发器称为SR触发器0*2SRQRSRSQRSQRSQRSQRSQ特性方程.0000001110011011010001101101*1111**QQRS《数字电子技术基础》第五版状态转换图.3符号.4《数字电子技术基础》第五版二、JK触发器1.定义QKQJQ*2:.特性方程状态转换图.300000011100110110100011011011110*QQKJ符号.4《数字电子技术基础》第五版三、T触发器1.定义:凡在时钟信号作用下,具有如下功能的触发器000010101110*QQTQTQTQ*2:.特性方程状态转换图.3符号.4《数字电子技术基础》第五版四、D触发器1.定义:凡在时钟信号作用下,具有如下功能的触发器000010101111*QQDDQ*2:.特性方程状态转换图.3符号.4。。。。《数字电子技术基础》第五版逻辑功能:是与输入及在CLK作用后稳态之间的关系(RS,JK,D,T)电路结构形式:具有不同的动作特点(转换状态的动态过程)(同步,主从,边沿)*QQ《数字电子技术基础》第五版5.7触发器的动态特性一、输入信号宽度二、传输延迟时间PHLPLHtt,pdt假设门传输延时时间为《数字电子技术基础》第五版一、建立时间二、保持时间三、传输延迟时间四、最高时钟频率SETUPtHOLDtpdt假设门传输延时时间为《数字电子技术基础》第五版一、建立时间二、保持时间三、传输延迟时间四、最高时钟频率SETUPtHOLDtpdt假设门传输延时时间为