芯片概述芯片特色应用功能方块图12位LED恒流驱动芯片

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

AscendTek,Inc.Page1vsc1.0Mar2009芯片概述A8012是专为LED显示应用所设计的恒流驱动芯片,12个输出通道的电流可由一外挂电阻调整。每通道最大输出承受电压高达40V,可串接12颗LED芯片。芯片工作电压范围宽广,可从5V到24V,串行数据入/输出的时钟频率可达40MHz。过温断电功能则可保护芯片避免在高温环境使用下而毁损。芯片特色•12个恒流输出通道•最大输出承受电压:40V•芯片可直接串接,不需要7805、74245•最大时钟频率:40MHz•恒流输出:0~40mA(以一外挂电阻调整)•芯片工作电压:5V~24V•快速的电流输出响应:200ns(最小值)•电流精确度:o±3%(通道与通道之间)o±6%(芯片与芯片之间)•串行数据输入/输出•所有控制讯号均为串行输入/输出•运行环境温度:-40°Cto85°C•过温保护功能•封装形式:SSOP24,PDIP24应用•护栏管/软条灯•侧光/直下式LED背光板•户内/外LED视频/讯息显示屏•LED装饰与照明功能方块图12位LED恒流驱动芯片A8012AscendTek,Inc.Page2vsc1.0Mar2009最大工作范围特性符号l最大工作范围单位工作电压VDD27V输入电压VIN7V输出电流IO45mA/channel输出电压VOUT-0.4~45.0V消耗功率PD1.42W热阻值RTH(j-a)70.45℃/WESD(HBM)-2KV工作温度TA-40~85℃存放温度TSTG-55~150℃推荐工作参数特性符号条件最小值一般值最大值单位工作电压VDD-4.5-24.0V输出电压VOUTOUT0~OUT111.0-40.0V输出电流IOUTEachDCcircuit0-40mA/ch输入时钟频率fCLK--40MHz锁存信号(LAB_I)脉波宽度tw(L)Cascadeconnected25--ns时钟信号(CLK_I)脉波宽度tw(CLK)-12.5--ns致能信号(ENB_I)脉波宽度tw(E)IOUT=20mA200--ns电气特性特性符号条件最小一般最大单位工作电压VDD-4.5-24.0V输出电压VOUTOUT0~OUT11--40.0V工作电流IDDNodatatransfer,AlloutputsOFFREXT=890Ω--8mA输入电压-高电平(“H”Level)VIH-2.0-5.5V输入电压-低电平(“L”Level)VIL-GND-0.8V输出电压-高电平(“H”Level)VOHIOH=-8mA2.4--V输出电压-低电平(“L”Level)VOLIOL=8mA--0.4V输出漏电流IOLVOH=40V,OUT0~OUT11--1µA输出电流IOUT1VOUT=1.0VVDD=5~24VREXT=890Ω-20.0-mA输出电流差异(通道间)ΔIO---±3%输出电流对输出电压之变异率ΔIO(2)--±2±6%/V输出电流对工作电压之变异率ΔIO(3)--±2±6%/V过温断电起始温度Tj芯片温度--150℃下拉电阻RIN-LLAB_I-150k-Ω上拉电阻RIN-HENB_I(toV50)-150k-ΩAscendTek,Inc.Page3vsc1.0Mar2009123456789101112242322212019181716151413OUT6OUT7OUT8OUT9OUT10DOOUT11CLK_OLAB_OVDDV50ENB_OOUT5OUT4OUT3OUT2OUT1DIOUT0CLK_ILAB_IRextGNDENB_IA8012交流特性特性符号条件最小一般最大单位Clockhighpulsewidthtw(CLK)-12.5--nsDatainputsetuptimetsu(D)DI–CLK_I5--nsDatainputholdtimeth(D)CLK_I–DI5--nsLAB_Ipulsewidthtimetw(L)-25--nsLAB_Isetupimetsu(L)CLK_I–LAB_I25--nsENB_Ipulsewidthtw(E)-200--nsDOdelaytimetpLH,tpHLCLK_I–DO(CLoad=100pF)--10nsOUTndelaytimetpLH2,tpHL2ENB_I–OUTn--50nsLogicsignalinputtooutputdelaytimetdLH,tdHLCLK_I–CLK_OLAB_I–LAB_OENB_I–ENB_O(CLoad=100pF)--10ns脚位图脚位定义PinnumberPinnameI/ODescription1RextI外挂电阻端,外挂电阻应接于Rext脚管与GND端之间2GNDG接地端3ENB_II恒流输出致能开关,当ENB_I设定为低,所有恒流输出启动,当ENB_I设定为高,所有恒流输出关闭4CLK_II串行时钟讯号输入端5LAB_II串行数据锁存输入端6DII串行数据输入端7OUT0O恒流输出端08OUT1O恒流输出端1AscendTek,Inc.Page4vsc1.0Mar2009CLK_IDILAB_IENB_IOUT0OUT1OUT2OUT11DOn=01234567891011HLHLHLHLHLHLHLHLHL9OUT2O恒流输出端210OUT3O恒流输出端311OUT4O恒流输出端412OUT5O恒流输出端513OUT6O恒流输出端614OUT7O恒流输出端715OUT8O恒流输出端816OUT9O恒流输出端917OUT10O恒流输出端1018OUT11O恒流输出端1119DOO串行数据输出端20LAB_OO串行数据锁存输出端21CLK_OO串行时钟讯号输出端22ENB_OO串行恒流输出致能开关输出23V50O芯片5V工作电源端,1μF电容器接GND.24VDDP操作电源端真值表CLK_ILAB_IENB_ISERIAL-INOUT0..OUT5…OUT11SERIAL-OUTHLDnDn…Dn-5…Dn-11Dn-12LLDn+1NoChangeDn-11HLDn+2Dn+2…Dn-3…Dn-9Dn-10XLDn+3Dn+2…Dn-3…Dn-9Dn-9XHDn+3OFFDn-9时序图解AscendTek,Inc.Page5vsc1.0Mar2009输出与输入等效电路1.ENABLE端2.LATCH端V50LAB_IGNDR(DOWN)3.CLOCK,SERIAL-IN端4.SERIAL-OUT端5.CLOCK-OUT端6.ENABLE-OUT端7.LATCH-OUT端8.OUT0toOUT11端AscendTek,Inc.Page6vsc1.0Mar2009CLK_I,LAB_IENB_ItdLHCLK_O,LAB_OENB_OtdHLDODILAB_IENB_IOUTnCLK_Itw(CLK)tpHL2th(D)tsu(D)tw(E)tw(L)tpLHtpHLtsu(L)tpLH2CLK_OtdLHtpLHtpHLtdxtw(CLK)tdHL时序图AscendTek,Inc.Page7vsc1.0Mar2009A8012DriverIC1A8012DriverIC2HostControllerVLEDVLEDVLEDLED0LED1LED11VLEDVLEDLED0LED1LED11VLEDCLK_IDIDOCLK_ODataLatchCLKDATAOutputEnableLAB_IENB_ICLK_IDILAB_IENB_ILAB_OENB_ODOCLK_OLAB_OENB_O示范电路VDD=5.0V,VIH=5.0V,VIL=0V,tr=tf=10ns,CL=100pF典型应用AscendTek,Inc.Page8vsc1.0Mar200905101520253035400.01.02.03.04.05.06.0Rext(KΩ)Iout(mA)0102030400.00.51.01.52.02.53.03.54.04.55.0Vout(V)Iout(mA)输出电流与输出电压关系图输出电流与外接电阻关系图(Iout=1.23*14.5/Rext)AscendTek,Inc.Page9vsc1.0Mar2009封装外型尺寸:SSOP24AscendTek,Inc.Page10vsc1.0Mar2009PDIP24

1 / 10
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功