74LS161的逻辑功能-谭

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

2020/2/1413.集成二进制计数器举例(1)4位二进制同步加法计数器74161RC1&&Q∧1J1K&&≥13Q&Q&RC1∧1J1K&&≥12Q&Q&RC1∧1J1K&&≥11Q&Q&RC1∧1J1K&&≥10Q0D1&&&&&1EPET11D2D3DCPLDRDRCO①异步清零。74161具有以下功能:③计数。②同步并行预置数。RCO为进位输出端。④保持。01111RD清零×0111LD预置××××0××011EPET使能×↑××↑CP时钟××××d3d2d1d0××××××××××××D3D2D1D0预置数据输入0000d3d2d1d0保持保持计数Q3Q2Q1Q0输出工作模式异步清零同步置数数据保持数据保持加法计数74161的功能表41235671516CPD0D1D2GNDQ3Q2Q1Vcc74161891011121413RD3DDLEPETQ0RCOQCPQ0Q21Q3LDRDDD0D21D3EPETRCO121314150120清零异步同步置数加法计数保持2020/2/1441.74LS161的逻辑功能5.4中规模集成计数器及其应用2.应用举例5.4.2同步四位二进制计数器74LS161结束放映2020/2/145复习实现异步N进制计数器的级联法?实现异步N进制计数器的脉冲反馈法?5.4.2同步四位二进制计数器74LS1611.74LS161的逻辑功能图3-3574LS161的外引线图状态输出图3-3674LS161的逻辑符号并行输入CP输入2020/2/147表5-1474LS161的功能表CP上升沿有效异步清0功能最优先同步并行置数CO=Q3Q2Q1Q0CTT2020/2/148图5-2274LS161的时序图2020/2/149(1)同步二进制加法计数2.应用举例实现四位二进制加法计数2020/2/1410(2)构成16以内的任意进制加法计数器:①设计思想:利用脉冲反馈法用S0,S1,S2…,SM…SN表示输入0,1,2,…,N个计数脉冲CP时计数器的状态。SM可以为S0,但需小于SN。对于异步置数:在输入第N个计数脉冲CP后,通过控制电路,利用状态SN产生一个有效置数信号,送给异步置数端,使计数器立刻返回到初始的预置数状态SM,即实现了SM~SN-1计数。对于同步置数:在输入第N-1个计数脉冲CP时,利用状态SN-1产生一个有效置数信号,送给同步置数控制端,等到输入第N个计数脉冲CP时,计数器返回到初始的预置数状态SM,从而实现SM~SN-1计数。2020/2/1411②分析74LS161的置数功能:③反馈信号的拾取可利用与非门拾取状态SN或SN-1可利用进位输出CO拾取状态11112020/2/1412十进制计数器的计数状态顺序表④电路举例(以十进制计数器为例)2020/2/1413图5-2374LS161构成十进制计数器改变D3D2D1D0的状态,可以实现其它进制计数。令D3D2D1D0=0110利用进位输出CO取状态1111实现十进制计数(0110到1111)2020/2/1414图5-24用74LS161构成从0开始计数的十进制计数器改变与非门的输入信号,可以实现其它进制计数。令D3D2D1D0=0000利用与非门拾取状态1001可实现从0开始计数的十进制计数(0000到1001)2020/2/1415用74LS161构成从0开始计数的十进制计数器改变与非门的输入信号,可以实现其它进制计数。利用与非门拾取状态1010实现十进制计数(0000到1001)2020/2/1416(3)利用多片74LS161实现大容量计数①先用级联法计数器的级联是将多个集成计数器(如M1进制、M2进制)串接起来,以获得计数容量更大的N(=M1×M2)进制计数器。一般集成计数器都设有级联用的输入端和输出端。同步计数器实现的方法:低位的进位信号→高位的保持功能控制端(相当于触发器的T端)有进位时,高位计数功能T=1;无进位时,高位保持功能T=0。2020/2/1417用两片CT74LS161级联成16×16进制同步加法计数器低位片高位片在计到1111以前,CO1=0,高位片保持原状态不变在计到1111时,CO1=1,高位片在下一个CP加一②再用脉冲反馈法2020/2/1418例:用两片74LS161级联成五十进制计数器00100011实现从00000000到00110001的50进制计数器十进制数50对应的二进制数为001100102020/2/1419作业题5-85-95-103.集成十进制计数器举例(1)8421BCD码同步加法计数器7416001111RD清零×0111LD预置××××0××011EPET使能×↑××↑CP时钟××××d3d2d1d0××××××××××××D3D2D1D0预置数据输入0000d3d2d1d0保持保持十进制计数Q3Q2Q1Q0输出工作模式异步清零同步置数数据保持数据保持加法计数74160的功能表3Q2QETCP0D1D2D3DRCO1Q0Q74160∧EPRDDL41235671516CPD0D1D2GNDQ3Q2Q1Vcc74160891011121413RD3DDLEPETQ0RCO2020/2/14212.组成任意进制计数器(1)异步清零法——适用于具有异步清零端的集成计数器。例:用集成计数器74160和与非门组成的6进制计数器。EWB演示——160组成6进制Q2EPD2CPETQ计数脉冲DR1RCO0QQQ∧11DQLD7416123110D3D0QQ32310QQQQ0000100001000011000100101001010101100111&2020/2/1422(2)同步清零法同步清零法适用于具有同步清零端的集成计数器。例:用集成计数器74163和与非门组成的6进制计数器。QDR∧ETEP74163DRCO33QD211QL010QDCPDD1计数脉冲2&0132QQQQ3Q0010000000011Q0001Q1Q010020101EWB演示——163组成6进制2020/2/1423(4)同步预置数法同步预置数法适用于具有同步预置端的集成计数器。例:用集成计数器74160和与非门组成的7进制计数器。QDR∧ETEP74160DRCO33QD211QL010QDCPDD1计数脉冲200111Q30QQ21Q3Q0101000110111Q0100Q1Q1000210010110EWB演示——160组成7进制2020/2/1424触发器的CP之间的关系型号计数模式清零方式预置数方式74X160十进制“加”计数器异步(低电平有效)同步(低电平有效)74X1614位二进制“加”计数器异步(低电平有效)同步(低电平有效)74X162十进制“加”计数器同步(低电平有效)同步(低电平有效)74X1634位二进制“加”计数器同步(低电平有效)同步(低电平有效)74X190单时钟可逆十进制计数器无异步(低电平有效)74X191单时钟可逆4位二进制计数器无异步(低电平有效)74X192双时钟可逆十进制计数器异步(高电平有效)异步(低电平有效)同步74X193双时钟可逆4位二进制计数器异步(高电平有效)异步(低电平有效)74X290二-五-十进制“加”计数器异步(高电平有效)预置9,异步(高电平有效)74X293二-八-十六进制“加”计数器异步(高电平有效)无74X90二-五-十进制“加”计数器异步(高电平有效)预置9,异步(高电平有效)74X92二-六-十二进制“加”计数器异步(高电平有效)无异步74X93二-八-十六进制“加”计数器异步(高电平有效)无几种集成计数器的比较

1 / 24
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功