数电第二章习题

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

第二章一、选择题1.下列表达式中不存在竞争冒险的有CD。A.Y=B+ABB.Y=AB+BCC.Y=ABC+ABD.Y=(A+B)AD2.若在编码器中有50个编码对象,则要求输出二进制代码位数为B位。A.5B.6C.10D.503.一个16选一的数据选择器,其地址输入(选择控制输入)端有C个。A.1B.2C.4D.164.下列各函数等式中无冒险现象的函数式有D。A.BAACCBFB.BABCCAFC.BABABCCAFD.CABABCBAACCBFE.BABAACCBF5.函数CBABCAF,当变量的取值为ACD时,将出现冒险现象。A.B=C=1B.B=C=0C.A=1,C=0D.A=0,B=06.四选一数据选择器的数据输出Y与数据输入Xi和地址码Ai之间的逻辑表达式为Y=A。A.3XAAXAAXAAXAA01201101001B.001XAAC.101XAAD.3XAA017.一个8选一数据选择器的数据输入端有E个。A.1B.2C.3D.4E.88.在下列逻辑电路中,不是组合逻辑电路的有D。A.译码器B.编码器C.全加器D.寄存器9.八路数据分配器,其地址输入端有C个。A.1B.2C.3D.4E.810.组合逻辑电路消除竞争冒险的方法有AB。A.修改逻辑设计B.在输出端接入滤波电容C.后级加缓冲电路D.屏蔽输入信号的尖峰干扰11.101键盘的编码器输出C位二进制代码。A.2B.6C.7D.812.用三线-八线译码器74LS138实现原码输出的8路数据分配器,应ABC。A.AST=1,BST=D,CST=0B.AST=1,BST=D,CST=DC.AST=1,BST=0,CST=DD.AST=D,BST=0,CST=013.以下电路中,加以适当辅助门电路,AB适于实现单输出组合逻辑电路。A.二进制译码器B.数据选择器C.数值比较器D.七段显示译码器14.用四选一数据选择器实现函数Y=0101AAAA,应使A。A.D0=D2=0,D1=D3=1B.D0=D2=1,D1=D3=0C.D0=D1=0,D2=D3=1D.D0=D1=1,D2=D3=015.用三线-八线译码器74LS138和辅助门电路实现逻辑函数Y=122AAA,应B。A.用与非门,Y=765410YYYYYYB.用与门,Y=32YYC.用或门,Y=32YYD.用或门,Y=765410YYYYYY16.编码电路和译码电路中,(B)电路的输入是二进制代码A.编码B.译码C.编码和译码17.组合逻辑电路输出状态的改变(A)A.仅与该时刻输入信号的状态有关B.仅与时序电路的原状态有关C.与A、B皆有关18.16位输入的二进制编码器,其输出端有(C)位A.256B.128C.4D.319.对于四位二进制译码器,其相应的输出端共有(B)A.4个B.16个C.8个D.10个20.在下列逻辑电路中,不是组合逻辑电路的有(D)A.译码器B.编码器C.全加器D.寄存器22.对于输出低电平有效的2—4线译码器来说要实现,Y=ABAB的功能,应外加(D)A.或门B.与门C.或非门D.与非门23.两片8-3线优先编码器(74148)可扩展成(A)线优先编码器。A.16-4B.10-5C.16-8D.10-824.两片3-8线译码器(74138)可扩展成(A)线译码器。A.4-16B.5-10C.8-16D.8-1025.3线-8线译码器74LS138处于译码状态时,当输入A2A1A0=001时,输出70~YY=(C)A.11101111B.10111111C.11111101D.1111001126.对于三位二进制译码器,其相应的输出端共有(C)A.4个B.16个C.8个D.10个27.3线-8线译码器74LS138处于译码状态时,当输入A2A1A0=110时,输出70~YY=(B)A.11011111B.10111111C.11111101D.1111001128.具有3条地址输入线的选择器含(B)条数据输入线。A.4B.8C.12D.1629.八选一数据选择器74LS151的地址线为011时,输出Y=(C)A.0B.1C.3DD.5D30.1位半加器的输入和输出分别为(B)A.,,ABCI和,SCOB.,AB和SC.,AB和,SCO31.半加器的求和的逻辑关系是(D)A.与非B.或非C.与或非D.异或32.优先编码器74LS148输入为—,输出为、、。当使能输入,,时,输出应为(A)A.001B.010C.110D.01133.在下列逻辑电路中,不是组合逻辑电路的有(C)A.译码器B.数据选择器C.计数器D.数值比较器34.能起到多路开关作用的是(C)A.编码器B.译码器C.数据选择器D.数值比较器35.能实现对一系列高低电平编成对应的二值代码的器件是(A)A.编码器B.译码器C.加法器D.数据选择器36.能实现将输入的二进制代码转换成对应的高低电平输出信号的是(B)A.编码器B.译码器C.数据选择器D.数值比较器38.用3-8译码器设计的组合逻辑函数变量最大数为(B)A.2B.3C.4D.539.用8选1数据选择器可设计的组合逻辑函数变量最大数为(C)A.2B.3C.4D.540.用4片74148可扩展成的编码器是(D)A.8线-3线B.16线-4线C.24线-5线D.32线-5线41.用4片74138可扩展成的译码器是(D)A.3线-8线B.4线-16线C.5线-24线D.5线-32线42.编码电路和译码电路中,(A)电路的输出是二进制代码。A.编码B.译码C.编码和译码43.(B)是构成组合逻辑电路的基本单元。A.触发器B.门电路C.门电路和触发器44.下列说法错误的是(C)。A.74HC148的输入和输出均以低电平作为有效信号。B.74HC138的输出以低电平作为有效信号。C.7448的输出以低电平为有效信号。45.对于3位二进制译码器,其相应的输出端共有(B)个。A.3B.8C.6D.1047.两个1位二进制数A和B相比较,可以用(A)作为AB的输出信号Y(AB)。A.BAB.BAC.BAD.)(BA48.两个1位二进制数A和B相比较,可以用(B)作为AB的输出信号Y(AB)。A.BAB.BAC.BAD.)(BA49.两个1位二进制数A和B相比较,可以用(D)作为A=B的输出信号Y(A=B)。A.BAB.BAC.BAD.)(BA50.一个4选1数据选择器的地址端有(D)个。A.8B.1C.3D.251.在8线-3线优先编码器74HC148中,扩展端EXY的低电平输出信号表示(A)。A.“电路工作,但无编码输入”B.“电路工作,而且有编码输入”52.8线—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出012YYY的值是(C)。A.111B.010C.000D.10154.已知74LS138译码器的输入三个使能端(E1=1,E2A=E2B=0)时,地址码A2A1A0=011,则输出Y7~Y0是(C)。A.11111101B.10111111C.11110111D.1111111156、半加器和的输出端与输入端的逻辑关系是(D)A、与非B、或非C、与或非D、异或57、TTL集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出:为(B)。A.00100000B.11011111C.11110111D.0000010058、属于组合逻辑电路的部件是(A)。A、编码器B、寄存器C、触发器D、计数器59.以下错误的是(B)a.数字比较器可以比较数字大小b.实现两个一位二进制数相加的电路叫全加器c.实现两个一位二进制数和来自低位的进位相加的电路叫全加器d.编码器可分为普通全加器和优先编码器二、判断题(正确打√,错误的打×)1.优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。(×)2.编码与译码是互逆的过程。(√)3.二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。(√)4.液晶显示器的优点是功耗极小、工作电压低。(√)5.液晶显示器可以在完全黑暗的工作环境中使用。(×)6.半导体数码显示器的工作电流大,约10mA左右,因此,需要考虑电流驱动能力问题。(√)7.共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。(√)8.数据选择器和数据分配器的功能正好相反,互为逆过程。(√)9.用数据选择器可实现时序逻辑电路。(×)10.组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。(×)11.八路数据分配器的地址输入(选择控制)端有8个。(×)12.优先编码器只对同时输入的信号中的优先级别最高的一个信号编码.(×)13.译码器哪个输出信号有效取决于译码器的地址输入信号(√)14.组合逻辑电路在任意时刻的输出不仅与该时刻的输入有关,,还与电路原来的状态有关。(×)15.寄存器、编码器、译存器、加法器都是组合电路逻辑部件。(×)三、填空题1.半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。2.对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。3.消除竟争冒险的方法有修改逻辑设计、滤波电容、加入选通电路4.优先编码器74LS148输入为—,输出为、、。当使能输入,,时,输出应为____001_________。5、4线-10线译码器有4个输入端,10个输出端,6个不用的状态。6、组合电路与时序电路的主要区别:7、74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出01234567YYYYYYYY应为10111111。8、驱动共阳极七段数码管的译码器的输出电平为低有效。四、设计与分析题1、用四输入数据选择器实现函数(本题目只作为了解,不需掌握)解:用代数法求。根据逻辑表达式,其有四个输入变量A、B、C、D,而四选一数据选择器只需两位地址代码和,若选A和B作为选择器的地址输入,A=、B=,余下的项可选作数据输入用。于是将表达式进行变换,变化成每项都含有A和B原变量和反变量组成的表达式。由此可知:D0=0D1=DD2=D3=1根据得到的表达式可画出逻辑图2、用八选一数据选择器T576实现函数F。解:由于八选一数据选择器的地址输入(通道选择)信号有:A2A1A0三个。因此将ABC三个变量做地址输入信号,而D作为数据输入。因而实现函数F的关键是根据函数式确定数据输入D0~D7求数据输入D0~D7可以采用代数法也可采用卡诺图来求本题采用卡诺图法来求:1.首先分别画出函数和选择器的卡诺图如图5(a)、(b)。图(b)为取A、B、C作地址选择画出的选择器卡诺图,当ABC由000~111变化,其相应的输出数据为D0~D7,因此反映在卡诺图上相应的方格分别填入D0~D7,其余的一个变量D可组成余函数。对照图5(a)和(b)可确定D0~D7,其方法是:图(b)中Di对应于图(a)中的方格内全为1,则此Di=1;反之,若方格内全为0,则Di=0。图(b)中Di对应于图(a)中的方格内有0也有1,则Di应为1格对应的输入变量的积之和(此积之和式中只能含余下变量D)。由此得Di为D0=0D1=1D2=1D3=0D4=1D5=1D6=0D7=1其逻辑图如图6所示。3、用四选一数据选择器及门电路实现一位二进制全减运算。Si=4、如图所示为由八选一数据选择器实现的函数F。(1)试写出F的表达式。(2)用3-8译码器74LS138及与非门实现函数F。解:(1)(2)F(ABCD)=m(0,1,2,3,5,7,8,10)5.写出右图所示电路输出信号Y的逻辑表达式,并说明其功能。(7分)6.用8选1数据选择器74HC151产生逻辑函数Z=AC′D+A′B′CD+BC+BC′D′(7分)7.用译码器74LS138实现逻辑函数F(A,B,C)=(1,2,3,5,6)m(7分)9.试设计一个监视交通信号灯工作状态,逻辑电

1 / 15
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功