数字电子技术基础第五版 第八章

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

第八章可编程逻辑器件可编程逻辑器件:(PLD,ProgrammableLogicDevice)8.1概述一、PLD的基本特点1.数字集成电路从功能上分为通用型、专用型两大类。2.PLD的特点:是一种按通用器件来生产,但其逻辑功能是由用户通过对器件编程来设定的。二、PLD的发展和分类PROM是最早的PLD。1.PAL可编程逻辑阵列;2.FPLA现场可编程阵列逻辑;3.GAL通用阵列逻辑;4.EPLD可擦除的可编程逻辑器件;5.FPGA现场可编程门阵列;6.ISP-PLD在系统可编程的PLD。三、PLD中用的逻辑图符号互补输出硬线连接编程连接8.2现场可编程逻辑阵列FPLA组合电路和时序电路结构的通用形式。可编程的“或”阵列可编程的“与”阵列8.3PAL(ProgrammableArrayLogic)8.3.1PAL的基本电路结构一、基本结构形式可编程“与”阵列+固定“或”阵列+输出电路。最简单的形式为:二、编程单元出厂时,所有的交叉点均有熔丝。8.3.2PAL的输出电路结构和反馈形式一.专用输出结构用途:产生组合逻辑电路二.可编程输入/输出结构用途:组合逻辑电路;有三态控制可实现总线连接;可将输出作输入用。三.寄存器输出结构用途:产生时序逻辑电路四.异或输出结构产生时序逻辑电路还可便于对“与-或”输出求反五.运算反馈结构时序逻辑电路,可产生A、B的十六种算术、逻辑运算8.3.3PAL的应用举例(自学)8.4通用逻辑阵列GAL8.4.1电路结构形式可编程“与”阵列+固定“或”阵列+可编程输出电路OLMC编程单元采用E2CMOS可改写。GAL16V8需要分析输出逻辑宏单元OLMC的内部结构及其设置方法8.4.2OLMCOLMC中的4个数据选择器输出数据选择,二选一三态数据选择,四选一乘积项数据选择,二选一反馈数据选择,四选一异或门控制参见P406GAL16V8结构控制字8.4.3GAL的输入和输出特性GAL是一种较为理想的高输入阻抗器件8.5可擦除的可编程逻辑阵列EPLD一、结构特点相当于:“与-或”阵列(PAL)+OLMC二、采用EPROM工艺集成度提高。8.7现场可编程门阵列FPGA一、基本结构1.IOB2.CLB3.互连资源4.SRAM1.IOB可以设置为输入/输出;输入时可设置为:同步(经触发器)异步(不经触发器)2.CLB本身包含了组合电路和触发器,可构成小的时序电路,将许多CLB组合起来,可形成大系统。3.互连资源4.SRAM分布式,每一位触发器控制一个编程点。二、编程数据的装载1.数据可先放在EPROM或PC机中;2.通电后,自行启动FPGA内部的一个时序控制逻辑电路,将在EPROM中存放的数据读入FPGA的SRAM中;3.“装载”结束后,进入编程设定的工作状态。每次停电后,SRAM中数据消失,下次工作仍需重新装载!!8.8在系统可编程通用数字开关(ispGDS)ispGDS22的结构框图8.9PLD的编程以上各种PLD均需离线进行编程操作,使用开发系统。一、开发系统1.硬件:计算机+编程器;2.软件:开发环境(软件平台)。VHDL,Verilog真值表,方程式,电路逻辑图(Schematic),状态转换图。二、步骤•抽象(系统设计采用Top-Down的设计方法);•选定PLD;•选定开发系统;•编写源程序(或输入文件);•调试,运行仿真,产生下载文件;•下载;•测试。isp器件的编程接口(Lattice)开发环境•使用ispPLD的优点:•*不再需要专用编程器•*为硬件的软件化提供可能•*为实现硬件的远程构建提供可能

1 / 27
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功