5、48086系统的存储器接口一、存储器接口应考虑的几个问题存储器与CPU之间的时序配合;CPU总线负载能力;8086CPU对存储器的读写方式存储芯片的选用8086CPU对存储器的读方式结论CPU总是16位的读;从偶地址读;二、CPU提供的信号线数据线D15~D0地址线A19~A0存储器或I/O端口访问信号M/IO#/RD读信号/WR写信号/BHE总线高字节有效信号特点1、控制线可以组合不同功能2、CPU根据指令发出信号三、存储器接口举例(一)、只读存储器(ROM)扩展电路特点a、只读;b、十六位操作27系列EPROM芯片An-1|A0数据线D7|D0地址线VPPVCCGNDOECS电源线控制线27系列EPROM芯片信号线可分为如下几类:总线部分:D0—D7,数据线A0—An-1,地址线。n是地址线个数。对于2716,n为11,对于27256,n=15。电源部分:VCC,GND,电源和地VPP,编程电压。在CPU仅对芯片进行读操作时,Vpp一般直接接电源电压。控制部分:/OE读控制线。当其有效时,数据从EPROM内的某个单元通过数据线传送到CPU。/CS片选线。该信号一般为低电平有效。有效时表示本芯片工作。在芯片编程时这根线常作编程控制线。数据线地址线控制线CSCSCS例:设计一ROM扩展电路,容量为32K字,地址从00000H开始。EPROM芯片取27256解:a、确定芯片个数32K×16=64K×864K×8/(32K×8)=2(片)b、确定/CS电路27256EPROMA14—A0D7—D0CSOE27256EPROMA14—A0D7—D0CSOE+M/IOA19A18A17A16A14|A1D15|D8D7|D0RDCSc、电路27256EPROMA14—A0D7—D0CSOE27256EPROMA14—A0D7—D0CSOE+M/IOA19A18A17A16A15|A1D15|D8D7|D0RD偶片奇片e、总结8086CPUEPROMDB7…0D7…0(偶片)DB15…8D7…0(奇片)/RD/OEAn…1An-1..0A19…n+1+M/IO#/CS(二)、静态随机读写存储器(RAM)扩展电路特点a、读/写;b、读十六位操作;c、写十六/八位操作62系列静态RAM芯片An-1|A0数据线D7|D0地址线VPPVCCGNDOEWRCS电源线控制线62系列静态RAM芯片信号线可分为如下几类:总线部分:D0—D7,数据线A0—An-1,地址线。n是地址线个数。对于6116,n为11,对于62256,n=15。电源部分:VCC,GND,电源和地控制部分:/RD读控制线。当其有效时,数据从EPROM内的某个单元通过数据线传送到CPU。/WR写控制线。当其有效时,CPU把数据通过数据线传送到RAM中的某个单元。/CS片选线。该信号一般为低电平有效。有效时表示本芯片工作。例:设计一RAM扩展电路,容量为32K字,地址从10000H开始。芯片采用62256。解:a、计算所需要的芯片个数32K×16=64K×864K×8/(32K×8)=2(片)b、确定CS电路62256RAMA14—A0D7—D0CSOEWR62256RAMA14—A0D7—D0CSOEWRA14|A1D15|D8D7|D0RDWR++A0+M/IOA19A18A17A16BHEc、偶片、奇片CS的产生此方案不满足八位的写操作!c、偶片、奇片CS的产生此方案不满足16位的写操作!增加控制线/BHE(总线高字节有效信号)c、偶片、奇片CS的产生d、电路62256RAMA14—A0D7—D0CSOEWR62256RAMA14—A0D7—D0CSOEWRA15|A1D15|D8D7|D0RDWR++A0+M/IOA19A18A17A16BHEe、总结8086CPUEPROMDB7…0D7…0(偶片)DB15…8D7…0(奇片)/RD/OE/WR/WRAn…1An-1..0A19…n+1+M/IO#/CSA0/BHE偶片/CS奇片/CS四、译码方式全译码部分译码线译码五、译码芯片常用的译码芯片是74LS138译码器,功能是3-8译码器,有三个“选择输入端”C、B、A和三个“使能输入端”G1、/G2A,/G2B#以及8个输出端/Y7~/Y0译码芯片74LS138译码电路G1G2BG2AACBY0Y712345678Y0Y1Y2Y3Y4Y5Y6ABCG2BG1GND161514131211109VccY774LS138引脚图G2A工作特点当G1、G2a,G2b有效时,芯片工作。工作时YCBA=0AG2BG22AG02BG0AG2BG27Y6Y5Y4Y3Y2Y1Y0Y输入输出使能选择G1G2A#G2B#CBAY7#Y6#Y5#Y4#Y3#Y2#Y1#Y0#1000001111111010000111111101100010111110111000111111011110010011101111100101110111111001101011111110011101111111其它XXX1111111174LS138功能表用74LS138产生CSM/IO接74LS138高位地址线接74LS138/Y0…/Y7作/CSM/IOA19CBAGG2BG2AY0Y1Y2Y3Y4Y5Y6Y7A18A17A1674LS13862256RAMA14—A0D7—D0WROECS62256RAMA14—A0D7—D0WROECSM/IOA19A15|A1D15|D8D7|D0RDWR00000—0FFFF10000—1FFFF20000—2FFFF30000—3FFFF40000—4FFFF50000—5FFFF60000—6FFFF70000—7FFFFCBAGG2BG2AY0Y1Y2Y3Y4Y5Y6Y7A18A17A1674LS138++A0BHE27256EPROMA14—A0D7—D0OECS27256EPROMA14—A0D7—D0OECS几点注意地址改变译码线地址范围大于芯片容量译码线地址范围小于芯片容量有关存储器接口的内容一般有2种给出地址,设计电路给出电路,指出地址