INTEL上电时序

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

Intel芯片上电时序Preparedby:LeoLCChenServerBUAsusTek2008.11.04Outline¾1.Introduction¾2.TheIntelNewTylersbugArchitecture¾3.ICHPowerSequence¾4.IOHPowerSequence¾5.CPUPowerSequence¾6.Q&AIntroduction¾1.为什么在数字系统中需要控制电源时序?确保所有的电压都符合使用这些电压的零件设备的设计要求&当电压准备好后,可以复位所有的零件设备.可以防止不正常的状态出现在数字系统中.**错误的电压时序控制有可能会造成电源逆流而损坏元器件或者系统不能开机.¾2.一般的电压时序流程PoweronPowerOKResetpowerPowerOKReset#Tylersbug架构¾1.NewNehelemCPUFeature•内存控制器集成在CPU♦提高CPU和内存的性能•支持3通道DDR3内存♦提供高性能&支持总共9个内存插槽(3DIMM/每个通道)•在芯片与其他CPU之间采用两条QPI接口♦最高到6.4GT/s数据传输速率♦差分信号&串行点对点的连接提供数据传输的可靠性¾2.IOHTylersbug特性•两条QPI接口♦支持双核CPU•总共36路PCI-E2通道ICHPowersequenceG3StatusReadyS5StatusReady¾RTCRST#-仅仅使用RC电路延迟提供RTC复位¾S5状态准备就绪(RSMRST#)-RSMRST#(ResumeReset)由SIO发出,当standbyby电压准备就绪(由SIO延迟10ms)PowerbuttonEvent被触发PowersupplyPSON被触发¾什么是休眠信号(SLP_S5#,SPL_S4#,SLP_S3#)?•这些信号由SB(ICH)控制,用来区分系统的状态.•SLP_S5#:当此信号处于低电位时表示系统处于S5状态.如果需要离开这个状态,那么需要有个触发的动作使得此信号处于高电位(PWEBTN#,WOL,WOL,……)•SLP_S3#:通常用来触发(此信号处于高电位)使电源上电.电源工作模式PowersupplySIOAC100~240SLP_S3#PSONPower(+12V,+3V,+5V)ATXPGD(powergood)1234ICH复位简图IOHPowerSequenceCPURST#CPU_RST#当南北桥的电压都准备就绪&系统复位OK之后,theIOH将触发CPU的复位信号.当CPU_RST#已经完成,CPU开始工作,发出第一步存储地址FFFFFFF0h给IOH.IOH接收到此信号后直接将它传送给ICH;ICH将会把此存储地址传送给SPI,LPCorPCI(通过片选PIN脚来选择)CPUSequenceVTTPWRGDVTTPowerGood通常用来开启贮频器的工作.VDDPWRGDVDDPowerGood用来通知CPU,让CPU知道DDR3内存的供电已经准备就绪.VCCPWRGD(CPUPWRGD)此信号由southbridgeICH控制.当ICH接收到VRMPWRGD&SystemPWROK,它就会发出CPUPWRGD给CPUVRMPWRGDPWROKCPUPWRGDICHQ&A

1 / 20
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功