================精选公文范文,管理类,工作总结类,工作计划类文档,欢迎阅读下载==============--------------------精选公文范文,管理类,工作总结类,工作计划类文档,感谢阅读下载---------------------~1~东北大学秦皇岛分校计算机组成原理实验报告计算机组成与结构实验报告学号:姓名:提交日期:成绩:2143121陈治炜汇编语言实验报告ComputerOrganizationLabReports______________________________________________________________________________班级:__21431__姓名:__陈治炜___学号:__2143121__实验日期:_______学院:_计算机与通信工程学院__专业:__计算机科学与技术_实验顺序:__一__原创:___是____实验名称:____运算器实验_________实验分数:_______考评日期:________指导教师:张旭____________________________________________________________________================精选公文范文,管理类,工作总结类,工作计划类文档,欢迎阅读下载==============--------------------精选公文范文,管理类,工作总结类,工作计划类文档,感谢阅读下载---------------------~2~__________一.实验目的完成算术、逻辑、移位运算实验,熟悉ALU运算控制位的运用。______________________________________________________________________________二.实验环境十六位体系结构计算机组成原理试验箱______________________________________________________________________________三.实验原理实验中所用的运算器数据通路如图2-4-1所示。ALU运算器CPLD描述。运算器的输出经过2片74LS245三态门与数据总线相连,2个运算寄存器AX、BX的数据输入端分别4个74LS574锁存器锁存,锁存器的输入端与数据总线相连,准双向I/O输入输出端口用来给出参与运算的数据,经2片74LS245三态门与数据总线相连。图2-4-1运算器数据通路图中AX、BX的写控制O2~O0编码定义,通过按【单拍】钮完成运算源的数据打入。================精选公文范文,管理类,工作总结类,工作计划类文档,欢迎阅读下载==============--------------------精选公文范文,管理类,工作总结类,工作计划类文档,感谢阅读下载---------------------~3~_________________________________________________________________________四.实验步骤及结果分析K23~K0置“1”,灭M23~M0控位显示灯。将X2、X1、X0置为100,表示为IOR,可以读入。将W、XP、OP置为000,表示字传递。将02、O1、O0置为100,表示将数据传入AX。重复2-4,将数据传入BX。W、XP、OP置为000。切记!根据表达式选取控制编码,完成表格。表格如下:在给定AX=6655h、BX=AA77h的情况下,改变运算器的功能设置,观察运算器的输出,填入下页表格中,并和理论分析进行比较、验证。表ALU运算器真值表K15K13K12K11运算控制运算表达式M带进位算术加带借位算术减带进位左移带进位右移算术加算术减左移右移取BX值AX取反AX减1清零逻辑或逻辑与AX加1取AX值A+B+CA-B-CRLCARRCAA+BA-BRLARRABNOTA================精选公文范文,管理类,工作总结类,工作计划类文档,欢迎阅读下载==============--------------------精选公文范文,管理类,工作总结类,工作计划类文档,感谢阅读下载---------------------~4~A-10AORBAANDBA+1A0000000011111111S20000111100001111S10011001100110011S001010101010101016655665566556655665566556655665566556655665566556655665566556655AA77FUN=(10CC)AA77FUN=(BBDE)AA77FUN=(CCAA)AA77FUN=(B32A)AA77FUN=(10CC)AA77FUN=(BBDE)AA77FUN=(CCAA)AA77FUN=(B32A)AA77FUN=(AA77)AA77FUN=(99AA)AA77FUN=(6654)AA77FUN=(0)AA77FUN=(EE77)AA77FUN=(2255)AA77FUN=(6656)AA77FUN=(6655)AXBX运算结果______________________________________________________________________________五.实验心得疑问建议刚开始做实验还很陌生,多做试验后就能熟练,要多动手================精选公文范文,管理类,工作总结类,工作计划类文档,欢迎阅读下载==============--------------------精选公文范文,管理类,工作总结类,工作计划类文档,感谢阅读下载---------------------~5~计算机组成与结构实验报告ComputerOrganizationAndArchitectureLabReports______________________________________________________________________________班级:__21431_姓名:___陈治炜___学号:_2143121_实验日期:______学院:____计算机与通信工程学院____专业:_____计算机科学与技术________实验顺序:__2__原创:__是____实验名称:________总线实验____________实验分数:_______考评日期:________指导教师:张旭一.实验目的1.熟悉和了解地址总线的组成结构、地址来源及集合原理;掌握程序段与数据段的寻址规则及地址部件的运用技巧。2.熟悉和了解总线的数据通路、双向互递原理及寻址方式与运用规则;掌握十六位数据总线中“字”与“字节”操作方法及源与目的奇偶效应。__________________________________================精选公文范文,管理类,工作总结类,工作计划类文档,欢迎阅读下载==============--------------------精选公文范文,管理类,工作总结类,工作计划类文档,感谢阅读下载---------------------~6~____________________________________________二.实验环境Dais-CMX16+______________________________________________________________________________三.实验原理1.地址总线的作用是传递地址信息,输出当前数据总线上发送信息的源地址或接收信息的目的地址。如下图所示本系统设有PC与AR两条地址总线,通过PC计数器提供主存地址,并地址寄存器AR传递主存地址。另外堆栈寄存器SP亦可视为地址寄存器,它的堆顶指向数据与程序指针存取地址。图2-4-6地址总线组成通路11位程序地址如图2-3-6所示,本系统从提高信息存取效率的角度设计主内存地址通路,按现代计算机体系结构中最为典型的分段存取理念合成主存及外设地址总线addr,在指令操作“时段”,以当前程序指针PC为址,遇主存数据传递“时段”以当前数据指针AR为址。addr================精选公文范文,管理类,工作总结类,工作计划类文档,欢迎阅读下载==============--------------------精选公文范文,管理类,工作总结类,工作计划类文档,感谢阅读下载---------------------~7~地址的合成通路见图2-3-6。其寻址范围为0~7FFh。16位数据地址如图2-3-6所示,本系统数据指针地址锁存器AR直接提供,当LDAR=0时,在DRCK下降沿把数据总线打入AR。其寻址范围为0~FFFFh,可达64KB。2.系统数据总线作为计算机传递信息的通道是连接各个功能部件的纽带,在计算机中起着至关重要的作用。模型机的工作过程就是计算机各个功能部件之间的信息,通过数据总线不断有序流动的过程。图2-4-8系统体系结构图字与字节体系本系统总线宽度为十六位,设有字长控位“W”,当W=0,源寻址的奇偶性决定当前总线宽度,遇源址为偶时其字长宽度为十六位;当源址为奇或W=1时,字长宽度为八位,形成图2-4-9所示的奇与偶互通的字节总线。图2-4-9奇偶互通字节总线体系结构图源奇偶的运用图2-4-9所示,我们按原理计算机的设计规范,以字节为基准把十六位================精选公文范文,管理类,工作总结类,工作计划类文档,欢迎阅读下载==============--------------------精选公文范文,管理类,工作总结类,工作计划类文档,感谢阅读下载---------------------~8~数据总线划分奇与偶俩路八位总线,其中“D15~D8”称为“奇总线”,“D7~D0”称为“偶总线”;在字节传递中于总线的互通,形成“奇送偶”或“偶送奇”的八位字节总线,其使能端定义为低电平选通,逻辑表达式为:G=!W#XP3.复杂模型机指令表M21M20M19M17M16M15M13M12M11M10M9M8M7M6M5M4M3M2M1M0M23M22M18M14微址代码代码代码后续微址E/MIPMWRR/Mo2o1o0OPMCNS2S2S0X2X1X0XPWALUIuIEIRIczIds00011111111FF11111111FF11111111FF+1说明空操作00110111111BF11111011FB11111010FA可变IBUS→IR400011100017111111011FB1================精选公文范文,管理类,工作总结类,工作计划类文档,欢迎阅读下载==============--------------------精选公文范文,管理类,工作总结类,工作计划类文档,感谢阅读下载---------------------~9~1101101ED408010111115F11111001FB11101101ED410001111113F11000110C6001011012D001001001EM→RDRD→EMBX→PC41811111111FF11000110FF11110100F4420+CZ条件变址42011111111FF11111111FF11101101ED421001111113F11000110C6001011012D60011111010FA11111011FB11111111FF60110111011BB11111011FB11111111FF001001+1+1空操作BX→PCEM→BLEM→BH60210111100BC11000110C60010011026400+OPBX→AR62011111010FA11111011FB11111111FF62110111011BB11111011FB1111