好使_集成触发器

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

第9章上页下页返回一、触发器的基本特性和作用Flip-Flop,简写为FF,又称双稳态触发器。基本特性(1)有两个稳定状态(简称稳态),正好用来表示逻辑0和1。(2)在输入信号作用下,触发器的两个稳定状态可相互转换。输入信号消失后,新状态可长期保持下来,因此具有记忆功能,可存储二进制信息。一个触发器可存储1位二进制数码第九章集成触发器第9章上页下页返回触发器的作用触发器有记忆功能,由它构成的电路在某时刻的输出不仅取决于该时刻的输入,还与电路原来状态有关。触发器和门电路是构成数字电路的基本单元。门电路无记忆功能,由它构成的电路在某时刻的输出完全取决于该时刻的输入,与电路原来状态无关;第9章上页下页返回二、触发器的类型根据逻辑功能不同分为:RS触发器D触发器JK触发器T触发器T触发器根据触发方式不同分为:电平触发器边沿触发器主从触发器根据电路结构不同分为:基本RS触发器同步触发器主从触发器边沿触发器三、触发器逻辑功能的描述方法主要有特性表、特性方程、驱动表(又称激励表)、状态转换图和波形图(又称时序图)等。第9章上页下页返回主要要求:掌握与非门结构基本RS触发器的电路、逻辑功能和工作特点。9.1基本RS触发器掌握触发器的0态、1态、置0、置1、触发方式、现态、次态和空翻等概念。了解触发器逻辑功能的描述方法。返回第9章上页下页返回(一)由与非门组成的基本RS触发器1.电路结构及逻辑符号QQSDRDG1G2QQSDRDSRSDRDQQQ=1,Q=0时,称为触发器的1状态,记为Q=1;Q=0,Q=1时,称为触发器的0状态,记为Q=0。RDSD置0端,也称复位端。R即Reset置1端,也称置位端。S即SetBasicFlip-Flop信号输入端互补输出端,正常工作时,它们的输出状态相反。低电平有效一、基本RS触发器第9章上页下页返回QQSDRDG1G211011000SDRD功能说明输入QQ输出2.工作原理及逻辑功能011110触发器被置0触发器置010工作原理第9章上页下页返回2.工作原理及逻辑功能QQSDRDG1G211011000SDRD功能说明输入QQ输出100111触发器被置1触发器置010触发器置101第9章上页下页返回2.工作原理及逻辑功能QQSDRDG1G211011000SDRD功能说明输入QQ输出11触发器置010触发器置101触发器保持原状态不变不变&&G1门输出QSQDQQ1G2门输出QRQDQQ1第9章上页下页返回2.工作原理及逻辑功能QQSDRDG1G2输出状态不定(禁用)不定11011000SDRD功能说明输入QQ输出触发器置010触发器置101触发器保持原状态不变不变0011输出既非0状态,也非1状态。当RD和SD同时由0变1时,输出状态可能为0,也可能为1,即:输出状态不定。这种情况禁用。第9章上页下页返回特性表3.逻辑功能的特性表描述次态现态指触发器在输入信号变化前的状态,用Qn表示。指触发器在输入信号变化后的状态,用Qn+1表示。触发器次态与输入信号和电路原有状态之间关系的真值表。基本RS触发器工作原理动画演示第9章上页下页返回00001×触发器状态不定0×1010100触发器置000101101触发器置1111110011触发器保持原状态不变说明Qn+1QnSDRD基本RS触发器特性表的简化表示Qn11101010不定00Qn+1SDRD与非门组成的基本RS触发器特性表置0端RD和置1端SD低电平有效。禁用RD=SD=0。称约束条件注意第9章上页下页返回波形分析举例解:[例]设下图中触发器初始状态为0,试对应输入波形画出Q和Q的波形。QQSDRDSRSDRD保持初态为0,故保持为0。置0保持QQ置1第9章上页下页返回(二)基本RS触发器的两种形式特性表Qn11101010不定00Qn+1SDRD不定11001110Qn00Qn+1SDRDQQSDRDSRQQSDRDSR逻辑符号置0、置1信号低电平有效置0、置1信号高电平有效注意弄清输入信号是低电平有效还是高电平有效。第9章上页下页返回(三)基本RS触发器的优缺点优点缺点电路简单,是构成各种触发器的基础。1.输出受输入信号直接控制,不能定时控制。2.有约束条件。返回第9章上页下页返回主要要求:9.2几种常用的同步触发器了解同步触发器的结构、工作特点和存在问题。掌握RS触发器、D触发器、JK触发器的逻辑功能及其特性方程。返回第9章上页下页返回同步触发器SynchronousFlip-Flop实际工作中,触发器的工作状态不仅要由触发输入信号决定,而且要求按照一定的节拍工作。为此,需要增加一个时钟控制端CP。CP即ClockPulse,它是一串周期和脉宽一定的矩形脉冲。具有时钟脉冲控制的触发器称为时钟触发器,又称钟控触发器。同步触发器是其中最简单的一种,而基本RS触发器称异步触发器。第9章上页下页返回(一)同步RS触发器QQG1G2SRG3G4CPQ3Q4工作原理★CP=0时,G3、G4被封锁,输入信号R、S不起作用。基本RS触发器的输入均为1,触发器状态保持不变。★CP=1时,G3、G4解除封锁,将输入信号R和S取非后送至基本RS触发器的输入端。0111SR1.电路结构与工作原理基本RS触发器增加了由时钟CP控制的门G3、G4第9章上页下页返回QQ1SC11RQQG1G2SRG3G4CPQ3Q4不定11001110Qn00Qn+1SRRS功能R、S信号高电平有效SSDRRDRDSD2.逻辑功能与逻辑符号异步置0端:RD;异步置1端:SD不受CP控制。实际应用中,常需要利用异步端预置触发器值(置0或置1),预置完毕后应使RD=SD=1。第9章上页下页返回RDCPRQQ1SSC1CPR1RRSVCCRDS解:[例]试对应输入波形画出下图中Q端波形。原态未知QVCCRDRD第9章上页下页返回3.同步RS触发器的特性表与特性方程0000101010101011010110001111×0×1Qn+1QnSR特性表同步RS触发器Qn+1的卡诺图RSQn0100011110××111特性方程nnQRSQ1RS=0(约束条件)RS触发器功能也可用特性表与特性方程来描述。特性方程:指触发器次态与输入信号和电路原有状态之间的逻辑关系式。第9章上页下页返回(二)同步D触发器1.电路结构、逻辑符号和逻辑功能DQQ1S1RC1CPQQ1DDC1CPCPDQn+1说明10101置0置10Qn不变同步D触发器功能表称为D功能特点:Qn+1跟随D信号第9章上页下页返回解:[例]试对应输入波形画出下图中Q端波形(设触发器初始状态为0)。QQ1DDC1CPDCPQCP=0,同步触发器状态不变触发器初始状态为0CP=1,同步D触发器次态跟随D信号同步触发器在CP=1期间能发生多次翻转,这种现象称为空翻.第9章上页下页返回2.D触发器的特性表、特性方程、驱动表和状态转换图由触发器现态和次态的取值来确定输入信号取值的关系表,又称激励表。用圆圈及其内的标注表示电路的所有稳态,用箭头表示状态转换的方向,箭头旁的标注表示状态转换的条件。它们是触发器逻辑功能的不同描述方法,也是时序逻辑电路逻辑功能的描述方法。第9章上页下页返回00011011DQnQn+1特性方程Qn+1=D001101010011Qn+1QnDD触发器特性表00001111D触发器驱动表000110110011无约束Qn+1在D=0时就为0,与Qn无关。0001101101D=1D=0D=0D=1Qn+1在D=1时就为1,与Qn无关。2.D触发器的特性表、特性方程、驱动表和状态转换图同步D触发器状态转换图第9章上页下页返回(三)同步JK触发器QQ1S1RC1CP功能表JK电路结构QQ1JJC1CP1KK逻辑符号1说明Qn+1KJCP称为JK功能,即JK=00时保持;JK=11时翻转;JK时Qn+1值与J相同。不变Qn00置0010翻转11置1101不变Qn××0Qn第9章上页下页返回00011011JKQnQn+1特性表特性方程驱动表0×无约束条件状态转换图01J=0K=×10011111110100110001110000K010100Qn+1QnJnnnQKQJQ1+1××1×00001110110111000J=1K=×J=×K=0J=×K=1第9章上页下页返回解:[例]设触发器初始状态为0,试对应输入波形画出Q端波形。JCPQQ1JJC1CPK1KKQCP=0时,同步触发器状态不变。CP=1时,触发器根据J、K信号取值按照JK功能工作。第9章上页下页返回(四)同步触发器的特点同步触发器的触发方式为电平触发式同步触发器的共同缺点:是存在空翻.触发脉冲作用期间,输入信号发生多次变化时,触发器输出状态也相应发生多次变化的现象称为空翻。空翻可导致电路工作失控。指时钟脉冲信号控制触发器工作的方式CP=1期间翻转的称正电平触发式;CP=0期间翻转的称负电平触发式。第9章上页下页返回Master-SlaveFlip-FlopEdge-TriggeredFlip-Flop一、无空翻触发器的类型和工作特点工作特点:CP=1期间,主触发器接收输入信号;CP=0期间,主触发器保持CP下降沿之前状态不变,而从触发器接受主触发器状态。因此,主从触发器的状态只能在CP下降沿时刻翻转。(详见链接)这种触发方式称为主从触发式。工作特点:只能在CP上升沿(或下降沿)时刻接收输入信号,因此,电路状态只能在CP上升沿(或下降沿)时刻翻转。这种触发方式称为边沿触发式。无空翻触发器主从触发器边沿触发器第9章上页下页返回主从触发器和边沿触发器有何异同?只能在CP边沿时刻翻转,因此都克服了空翻,可靠性和抗干扰能力强,应用范围广。相同处电路结构和工作原理不同,因此电路功能不同。为保证电路正常工作,要求主从JK触发器的J和K信号在CP=1期间保持不变;而边沿触发器没有这种限制,其功能较完善,因此应用更广。相异处第9章上页下页返回Q从Q从FF2SRFF1CPQ主Q主CP1S1RC11S1RC1给主从触发器提供反相的时钟信号,使它们在不同的时段交替工作。主从RS触发器电路、符号和工作原理QQ1SSC1CP1RR表示时钟触发沿为下降沿从触发器主触发器Q=Q从第9章上页下页返回综上所述,主从触发器状态只能在CP时刻发生翻转,其它时刻则保持不变.至于状态如何翻转,则由CP之前最后的输入信号值决定。Q从Q从FF2SRFF1CPQ主Q主CP1S1RC11S1RC1主从RS触发器工作原理★CP=1期间,主触发器接受输入信号,从触发器被封锁,使主从RS触发器状态保持不变。★CP到达时,CP=0,CP=1。主触发器被封锁,并保持CP到达之前的状态不变。这时从触发器工作,S从=Q主,R从=Q主,因此Q主=0时,Q从置0;Q主=1时,Q从置1,Q从=Q主,从触发器翻转到与主触发器相同的状态。1工作封锁0工作封锁10★CP=0期间,主触发器被封锁,保持CP到达之前的状态不变,Q从=Q主,因此,主从RS触发器状态保持不变。Q=Q从第9章上页下页返回无空翻触发器的学习重点是根据逻辑符号识别其功能,理解其应用。下面介绍常用无空翻触发器的符号及其应用注意事项。二、常用无空翻触发器及其符号主从RS触发器主从JK触发器主从触发器QQ1JJC1CP1KK边沿触发器TTL维持阻塞D触发器(通常上升沿触发)TTL边沿JK触发器(通常下降沿触发)CMOS边沿D触发器和边沿JK触发器(通常上升沿触发)QQ1SSC1CP1RR第9章上页下页返回QQC1CP1DDCP触发的边沿D触发器C1QQC1CPD具有异步端的边沿D触发器1DSSDRRDRRDSSD执行Qn+1=D11↑11在CP时刻00↑11Qn×111保持不变Qn×011禁用不定态××00异步置11××01异步置00××10说明Qn+1DCPSDRD异步端低电平有效的上升沿触发式D触发器功能表第9章上页下页返回QQ1JJCP1KKC1CP触发的边沿JK触发器C1QQ1JJCP1KKC1CP触发的边沿JK触发器C1

1 / 46
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功