大工15秋《数字电路与系统》开卷考试期末复习资料第1页共19页大工15秋《数字电路与系统》开卷考试期末复习资料一、单项选择题1、各种格雷码的共同特点是任意两个相邻码之间有几位不同?()A.一B.二C.三D.四2、实现与运算后再进行非运算的复合逻辑门电路称为()。A.异或门B.同或门C.或非门D.与非门3、变量每增加一个,其函数卡诺图的小格数就增加()倍。A.0.5B.1C.1.5D.24、下列哪项可以影响组合逻辑电路某一时刻的输出?()A.电路的原有状态B.此时刻前的输入C.此时刻前的输出D.此时刻的输入5、()的功能是将一种码制的代码转换成另一种码制的代码。A.二进制译码器B.十进制译码器C.码制变换译码器D.显示译码器6、由与非门构成的基本RS触发器中,当两个输入端都为1时,触发器()。A.具有保持功能B.置1C.置0D.是不确定状态7、74LS175是()位集成寄存器。A.四B.三C.二D.一8、555定时器的电压范围为()V。A.0-3B.3-5C.0-18D.3-189、使用双极性码时,其满刻度值是单极性码满刻度值的()倍。大工15秋《数字电路与系统》开卷考试期末复习资料第2页共19页A.0.5B.1C.1.5D.210、下列选项中,哪项不是半导体存储器按照信息存取方式划分的?()A.顺序存储器B.随机存储器C.只读存储器D.双极型存储器11、有关单稳态触发器哪种说法是错误的?()A.两个工作状态,一个是稳态,一个是暂稳态;B.没有外加触发信号时,电路处于稳定状态;C.在外加信号作用下,由稳态反转到暂稳态;D.稳态持续一段时间以后,会会自动过渡到暂稳态;12、下面哪个内容不是逐次逼近型ADC的组成部分?()A.电压比较器B.逻辑控制电路C.串行数字输出D.逐次逼近寄存器13、F=(A+B)(C+D)(B+C)(A+C)的对偶式是()。A.FABCDBCACB.FABCDACBCC.FABCDBCACD.F=AB+AB+BC+AC14、BCACBAN是否存在竞争冒险,如果存在,是什么型?()A.存在,0型冒险B.存在,1型冒险C.不存在竞争冒险D.即存在0型冒险,又存在1型冒险15、有关存储器二进制单元的容量以下说法哪种正确?()A.1Byte=8bitB.4096位是256字节C.4096bit=256BD.212=1K答案:1~5ADBDC6~10AADAD11~15DCCAA二、填空题大工《数字电路与系统》课程考试期末复习题第3页共19页1、(1)(1111110)2=()10(2)(87)16=()10(3)(76.6)10=()2(保留小数点后4位)(4)(66)8=()16(5)(76)10=()8(6)(1110010)2=()10(7)(A6)16=()10(8)(43.6)10=()2(保留小数点后4位)(9)(37)8=()16(10)(54)10=()8(11)(101)10=()2(12)(87)10=()16(13)(11.01)2=()10(14)(6B)16=()2(15)(64)8=()102、题号原码反码补码十进制数(1)01011042(2)0,110113(3)1,10011,0110(4)0,01000,0100(5)1,1111-1(6)101110010010(7)0,10019(8)0,11111062(9)0,01100,0110(10)1,1111-1(11)01011042大工《数字电路与系统》课程考试期末复习题第4页共19页(12)0,111115(13)1,1101-13(14)0,01100,0110(15)1,1110-2(16)0,1011011.010,1011011.01(17)0,1000111.010,1000111.01(18)0,1010001.000,1010001.00答案:1、(1)126(2)135(3)1001100.1001(保留小数点后4位)(4)36(5)114(6)114(7)166(8)101011.1001(保留小数点后4位)(9)1F(10)66(11)1100101(12)57(13)3.25(14)110(15)522、题号原码反码补码十进制数(1)101010010101(2)0,11010,1101(3)1,0111-9(4)0,01004(5)1,00011,1110(6)01000146(7)0,10010,1001(8)0,1111100,111110(9)0,01106大工《数字电路与系统》课程考试期末复习题第5页共19页(10)1,00011,1110(11)101010010101(12)0,11110,1111(13)1,00101,0011(14)0,01103(15)1,00101,1101(16)0,1011011.01+91.25(17)0,1000111.01+71.25(18)0,1010001.00+81.0三、化简题1、请用公式法化简下式:ABACACDF2、请用公式法化简下式:ABACACFB3、请用公式法化简下式:ABACCFBB4、请将下面的卡诺图化简,并写出化简后的式子。5、请写出上一小题(三、4)卡诺图的所描述逻辑式的最小项。6、请将下面的卡诺图化简,并写出化简后的式子。大工《数字电路与系统》课程考试期末复习题第6页共19页7、请写出上一小题(三、6)卡诺图的所描述逻辑式的最小项。8、请将下面的卡诺图化简,并写出化简后的式子。9、请写出上一小题(三、8)卡诺图的所描述逻辑式的最小项。答案:1、AAA)()(BDCCBCDCABACCDAABACACDF2、AABCABBB)()(BCBCCABACCAABACACF3、BCABACCABACCFAACBBBBB4、5、F=m0+m1+m2+m3+m5+m6+m7=m(0,1,2,3,5,6,7)=(0,1,2,3,5,6,7)6、大工《数字电路与系统》课程考试期末复习题第7页共19页7、F=m0+m1+m2+m3+m6+m7+m14+m15=m(0,1,2,3,6,7,14,15)=(0,1,2,3,6,7,14,15)8、9、F=m0+m1+m2+m3+m5+m8+m9+m10+m11+m14+m15=m(0,1,2,3,5,8,9,10,11,14,15)=(0,1,2,3,5,8,9,10,11,14,15)四、判断题(对的用√表示、错的用×表示)1、对于一个逻辑函数F,有四个逻辑变量A、B、C、D,依次为顺序,则CDBA和CDBA是两个相邻的最小项。()2、DCACDCABY为或与表达式。()3、组合逻辑电路没有时钟参与运算。()4、453mmmBCACBABCAC)B,F(A,。()5、触发器按照触发方式可分为电平触发,边沿触发,JK触发。()6、对于一个逻辑函数F,有四个逻辑变量A、B、C、D,依次为顺序,则DCBA和DCBA是两个相邻的最小项。()大工《数字电路与系统》课程考试期末复习题第8页共19页7、DCADCCBAY为与或表达式。()8、时序逻辑电路有时钟参与运算。()9、453mmmABCCBABCAC)B,F(A,。()10、触发器按照内部结构分为RS,D,JK,T,T'触发器。()11、对于一个逻辑函数F,有四个逻辑变量A、B、C、D,依次为顺序,则DCBA和DCBA是两个相邻的最小项。()12、DCACDCABY为与或非表达式。()13、编码器是时序逻辑电路。()14、653mmmCABCBABCAC)B,F(A,。()15、触发器按照外部结构可分为基本,时钟,主从,维持阻塞,负边沿,CMOS触发。()答案:1~5√×√××6~10×√√××11~15×××√×五、简答题1、请在下图b中补全主从JK触发器输出端Q、Q的电压波形图,主从JK触发器如图a所示。设触发器的初态0Q。QQJKCPJ11CK1QQOOttOtCPJKOOttab大工《数字电路与系统》课程考试期末复习题第9页共19页答:QQOOttOtCPJKOOtt2、请在下图b中补全基本RS触发器输出端Q、Q的电压波形图,基本RS触发器如图a所示。设触发器的初态0Q。QQOOttSROOtt答:大工《数字电路与系统》课程考试期末复习题第10页共19页QQOOttSROOtt3、或非门组成的基本RS触发器电路如图(a)所示,已知S和R的波形如图(b)所示。试画出Q、Q的波形图。设触发器的初态0Q。11QQR(a)QQOOttOOtt(b)SSR答:大工《数字电路与系统》课程考试期末复习题第11页共19页QQOOttOOttSR4、试分析下图的计数器为模几计数器?并画出状态图。答:大工《数字电路与系统》课程考试期末复习题第12页共19页5、请用右图的译码器实现函数。CBACBACAY答:546mmmCBACBACABCBACBACBACABCBACBACAY6、请用右图的译码器实现函数CBACBABAY答:5432mmmmCBACBABCACBACBACBABAY大工《数字电路与系统》课程考试期末复习题第13页共19页7、请用右图的译码器实现函数。CBACBACBY答:7543mmmmCBACBAABCBCACBACBACBY8、请分析右图数据选择器所表示的逻辑Y是什么,并化简之。答:ABAC)CBA(CCABACCABB)BAC(ABCCABCBAmmmY765大工《数字电路与系统》课程考试期末复习题第14页共19页9、请分析右图数据选择器所表示的逻辑Y是什么,并化简之。答:CABA)CBB(ACBABACBAC)C(BACBACBACBAmmmY21010、请分析右图数据选择器所表示的逻辑Y是什么,并化简之。答:BCABABCAC)C(BACBACBABCAmmmY54311、有一理想指标的5位D/A转换器,满刻度模拟输出为12V,若数字量为11001,采用下列编码方式时,其归一化表示法的DAC输出电压Vo分别为多少?(1)自然加权码;(2)原码。答:(1)∵FSR=12VX1~X5=11001(25)10∴O52525VFSR129.375V232(2)X1~X5=11001为原码,(-9)大工《数字电路与系统》课程考试期末复习题第15页共19页O49FSR912V3.375V2216212、有一理想指标的5位D/A转换器,满刻度模拟输出为12V,若数字量为11001,采用下列编码方式时,其归一化表示法的DAC输出电压Vo分别为多少?(1)反码;(2)补码。答:(1)X1~X5=11001为反码∴原码=10110(-6)∴O46FSR612V2.25V22162(2)X1~X5=11001为补码∴原码=10111(-7)∴O47FSR712V2.625V2216213、有一理想指标的5位D/A转换器,满刻度模拟输出为12V,若数字量为10001,采用下列编码方式时,其归一化表示法的DAC输出电压Vo分别为多少?(1)反码;(2)补码。答:(1)X1~X5=10001为反码∴原码=11110(-14)∴(2)X1~X5=10001为原码,(-1)-0.375V212161-2FSR21-V40六、计算题1、已知下图所示的逻辑电路,分析该电路的逻辑功能。大工《数字电路与系统》课程考试期末复习题第16页共19页F1AB111&&&1CF2&1T1T2T3T4T5T6T7答:显然,电路中没有记忆单元,不存在反馈支路,此电路属于组合逻辑电路,可按以下步骤分析:(