Allegro原理图设计

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

Allegro原理图设计主要内容一、Allegro设计过程二、工程文件的创建与设置三、电路原理图绘制四、原理图页相关操作五、建立差分对Allegro原理图设计Allegro原理图设计一、Allegro设计过程流程图1、启动OrCADCaptureCIS选AllegroDesignEntryCIS2、设计环境参数设置,包括系统属性及设计模板两大类。3、选主菜单File-New-Project建立工程(注:原理图设计选Schematic选项)4、创建原理图文件夹和原理图子图Allegro原理图设计二、工程文件的创建与设置1、Allegro原理图设计二、工程文件的创建与设置2、设计环境参数设置,包括系统属性及设计模板两大类。系统属性参数(OptionsPreferences):主要设置见后面详解。Allegro原理图设计二、工程文件的创建与设置Allegro原理图设计二、工程文件的创建与设置Allegro原理图设计二、工程文件的创建与设置在原理图设计时,Gridspacing须修改为2、设计环境参数设置,包括系统属性及设计模板两大类。系统设计模板参数(OptionsDesignTemplate):主要设置见后面详解。Allegro原理图设计二、工程文件的创建与设置Allegro原理图设计二、工程文件的创建与设置Allegro原理图设计二、工程文件的创建与设置Allegro原理图设计二、工程文件的创建与设置3、选主菜单File-New-Project建立工程(注:原理图设计选Schematic选项)Allegro的Project是用来管理相关文件及属性的。新建Project的同时,Capture会自动创建相关的文件,如DSN、OPJ文件等,根据创建的Project类型的不同,生成的文件也不尽相同。Allegro原理图设计二、工程文件的创建与设置Allegro原理图设计二、工程文件的创建与设置4、创建原理图文件夹和原理图子图创建完成的工程文件如下图所示。Allegro原理图设计二、工程文件的创建与设置Allegro原理图设计二、工程文件的创建与设置新建project后,进入Schematic窗口,则在窗口右边会出现下图的工具栏:Allegro原理图设计三、电路原理图绘制1、Placepart(放置器件)在Allegro设计中,公司统一使用与PLM数据库集成的元器件封装库。在该器件库中调用的原理图元件符号同时带有PCB封装以及器件详细信息描述等。直接从公司数据库查找调入器件,大大提高工作效率还保证了设计的正确性。Allegro原理图设计三、电路原理图绘制点击键盘Z或点击placepart将调出如下对话框:Allegro原理图设计三、电路原理图绘制2、放置网络连接线及放置数据总线(Placewireorbus)点击Placewire(或placebus)按钮进入放置网络连接线(或放置数据总线)状态,此时鼠标变成十字形,移动鼠标,点击左键即可开始放置网络连接线(或放置数据总线)。放置网络连接线时,在交叉而且连接的地方会有一个红点提示,如果你需要在交叉的地方添加连接关系,点击placejunction,把鼠标移动到交叉点并点击左键即可。要想删除连接点的话,点击placejunction再次点击连接点处可删除。Allegro原理图设计三、电路原理图绘制2、放置网络连接线及放置数据总线(Placewireorbus)(续)放置数据总线后,点击placebusentry按钮放置数据总线引出管脚,管脚的一端要放在数据总线上。注意:数据总线与数据总线的引出线一定要定义网络名称。命名规则:BUSNAME[0..31]或BUSNAME[0:31]BUSNAME[0-31]三种形式。Allegro原理图设计三、电路原理图绘制2、放置网络连接线及放置数据总线(Placewireorbus)(续)注意:BUSNAME和‘[’之间不能有空格,BUSNAME不能以数字结束,不能用BUSNAME00、BUSNAME02这样的名字。给wire添加netalias,命名规则如下:如果总线名称ED[0..31],则wire名称必须是ED0、ED1、ED2…、ED31等这种名字。注意wire所在网络作为总线的成员,不能有方括号。Allegro原理图设计三、电路原理图绘制2、放置网络连接线及放置数据总线(Placewireorbus)(续)总线和Wire信号线之间只能通过网络名称实现电气互连。如果不用总线入口,而把wire线直接连到总线上,在连接处也显示连接点,但是这时并没有形成真正的电气连接。总线必须通过busentry和信号线实现互连。并且总线和信号线都要命名,并符合命名规则。两段总线如果形成T型连接,则自动放置连接点,电气上是互连的;两段十字形的总线默认没有连接点,要形成电气互连,必须手动放置连接点。Allegro原理图设计三、电路原理图绘制2、放置网络连接线及放置数据总线(Placewireorbus)(续)放置非90度转角总线1)菜单placebus2)按住shift,左键单击选择起点3)拖动鼠标即可画出任意角度总线4)单击左键转方向5)双击左键结束总线Allegro原理图设计三、电路原理图绘制3、放置网络名称(placenetname)点击placenetalias按钮,调出placenetalias对话框,在alias对话框中输入要定义的名称,然后点击OK退出对话框,把鼠标移动到你要命名的网络连接线上,点击鼠标左键即可。Allegro原理图设计三、电路原理图绘制4、放置电源和地(placepowerorGND)直接点击右侧快捷键VCC和GND一般可根据习惯选择不同标号。Allegro原理图设计三、电路原理图绘制5、放置层次图及层次图管脚对于Allegro的原理图设计分为平坦式设计和层次式设计。对于比较简单的原理图可使用平坦式设计各页之间通过OFF_PAGE相连接。对于一张大的原理图来说,通常都是把它分割成多个模块,再对子模块进行。Capture支持采用层次图的方式来设计,即用一个方块来代替一个功能模块,进入层次图时,Capture会自动把层次图的管脚关系引入到层次图原理图里。Allegro原理图设计三、电路原理图绘制点击PlaceHierarchicalBlock,调出如下对话框:Allegro原理图设计三、电路原理图绘制放置好层次图后,接下来就是放置层次图的管脚。放置层次图管脚时,必须保证层次图被选中。点击PlacePin,调出下示对话框:Allegro原理图设计三、电路原理图绘制6、放置端口与分页图纸间的界面点击PlaceHierarchicalPort(或placeOff-pageconnector)放置端口(或分页图纸间的接口),调出如下对话框:Allegro原理图设计三、电路原理图绘制Allegro原理图设计三、电路原理图绘制Port主要用于同页原理图之间的连接Off-Page主要用于不同页原理图之间的连接7、原理图连线方式1)、同一个页面内建立互连aWire的连接方式bNetaliascPort2)、不同页面间建立互连(OffpageConnector)3)、总线方式互连Allegro原理图设计三、电路原理图绘制8、添加文字(placetext)点击placetext…按钮,系统弹出如下对话框:Allegro原理图设计三、电路原理图绘制1、移动原理图页面及原理图文件夹a原理图页面在多个原理图文件夹间转移b原理图页面在不同工程之间转移2、重命名操作a原理图与原理图文件夹重命名b工程文件.opj重命名c设计文件.dsn重命名Allegro原理图设计四、原理图页相关操作Allegro原理图设计四、原理图页相关操作Allegro原理图设计五、建立差分对选中工程文件DSN之后Allegro原理图设计五、建立差分对出现如下界面将Net下面的差分对添加进右边Selections中,采用合适的DiffPairName前缀名,之后点击创建Create即可。Allegro原理图设计

1 / 38
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功