1QuartusII软件的使用方法QuartusII的设计流程QuartusII软件的使用方法:1.建立一个放置与此工程相关的所有设计文件的文件夹任何一项设计都是一项工程(Project),都必须首先为此工程建立一个放置与此工程相关的所有设计文件的文件夹。一般,不同的设计项目最好放在不同的文件夹中,而同一工程的所有文件都必须放在同一文件夹中。2.建立工程(1)双击QuartusII软件启动图标,即可启动QuartusII软件,启动界面如图1所示。2(2)选择菜单File→NewPrejectWizard命令,即弹出“工程设置”对话框(图2),以此来建立新的工程。(3)在单击“next”后,出现了设置工程的基本信息,如图3所示。完成图3中基本信息的输入后,单击图3中的“finish”按钮。33.建立文件当工程建立好以后,我们就可以建立设计文件。下面我们以一个半加器的VHDL的设计,来介绍在QuartusII如何实现VHDL语言输入。(1)建立文件。单击“File”菜单下的“New”命令,在弹出“New”对话框如图4所示。在“DeviceDesignFiles”页面下双击“VHDLFile”选项后建立新文件,如图5所示。4图5VHDL文本编辑窗口(2)输入程序。在图1-11中输入半加器的VHDL程序,如图6所示。5(3)保存文件。单击保存文件按钮,将输入的VHDL语言程序保存为half_add.vhd文件,注意后缀名是.vhd,单击“保存”按钮即可保存文件,如图7。4.编译工程(1)选择目标芯片。单击“Assigments”菜单下的“device”命令,在弹出的对话框中按照图8进行设置。设置完后单击“finish”。图1-296图8(2)编译工程。在图1-11中单击水平工具条上的编译按钮,或选择菜单Processing下的StartComplilation,开始编译。如果编译过程出现错误,要将错误改正,保存后再次编译,直到编译无错误为止。5.时序仿真时序仿真的目的就是在软件环境下,验证电路的行为和思想是否一致。仿真分为功能仿真和时序仿真。功能仿真是在设计输入之后,综合和布局布线之前的仿真,不考虑电路的逻辑和门电路的时间延时,着重考虑电路在理想环境下的行为和预期设计效果的一致性。时序仿真是在综合、布局布线后,也即电路已经映射到特定的工艺环境后,考虑器件延时的情况下对布局布线的网络表文件进行的一种仿真,其中器件延时信息通过反向标注时序延时信息实现的。QuartusII中默认的仿真为时序仿真。(1)建立矢量波形文件。单击“File”菜单下的“New”命令,在弹出的“New”对话框中选择“OtherFiles”页面,如图9。选择“VectorWaveformFile”后单击“OK”按钮,弹出如图10所示的矢量波形编辑窗口。7图10(2)添加引脚或节点。在图10中,左键双击“Name”下方空白处,弹出“InsertNodeorBus”对话框,如图11所示。单击对话框“NodeFinder…”按钮后,弹出“NodeFinder”对话框,如图12所示。8在图12中,在“Filter”后面的方框里选择“Pin:all”,然后单击“List”按钮,在“NodeFound”栏中列出了设计中的所有的输入/输出引脚号,如图13所示。9单击图13中的按钮,所有列出的输入/输出引脚号被复制到右边一侧。也可以根据情况选择部分引脚号复制到右边,方法是在左边选中想要的引脚号,单击按钮即可。选择好了引脚号后,单击“OK”按钮,返回“InsertNodeorBus”对话框,此时,在“Name”和“Type”栏里出现了“MultipleItems”项,如图14。单击“OK”按钮,选中的输入/输出引脚号都添加到矢量波形编辑窗口中,如图15所示,单击“OK”按钮,进入矢量波形编辑窗口,如图16。10(3)编辑输入信号并保存文件。在图16中单击“Name”下方的“A”,即选中该行的波形。在本例中将输入信号“A”设置为时钟信号,单击工具栏中的按钮,弹出“Clock”对11话框,此时可以修改信号的周期、相位和占空比。设置完后单击“OK”按钮,输入信号“A”设置完毕。同理设置其他输入信号“B”,最后单击保存文件按钮,根据提示完成保存工作,如图17所示。同时,为了方便读者熟悉其他波形编辑工具的使用,在图18中标注了其他波形编辑工具的功能。图1712(3)时序仿真。在图17中直接单击仿真按钮即可。仿真完成后的窗口如图19所示。观察波形,可以知道输入输出之间有一定的延时。136.引脚锁定引脚锁定是为了对所设计的工程进行硬件测试,将输入/输出信号锁定在器件的某些引脚上。单击“Assigments”菜单下的“Pins”命令,在弹出的对话框如图20所示,在下方的列表中列出了本项目所有的输入/输出引脚名。14图20在图20中,双击与输入端“A”对应的“Location”选项后弹出引脚列表,从中选择合适的引脚,则输入“A”的引脚锁定完毕。同理完成其他引脚的锁定。7.编程下载编程下载是将本次设计所生成的文件通过计算机下载到实验箱里,来验证此次设计是否能够达到预期目的。需要进行以下几个步骤:(1)编译锁定引脚后必须再次编译,才能存储这些引脚锁定的信息,单击编译按钮执行编译。(2)配置下载电缆在“Tools”菜单下选择“Programmer”命令,或者直接单击工具栏上的按钮,弹出如图21所示的页面。15图21双击“HardwareSetup”按钮,弹出“HardwareSetup”对话框,如图22所示。双击“USBBlaster”后单击“Close”按钮,下载电缆配置完成。一般情况下,如果下载电缆不更换,一次配置就可以长期使用,不需要每次都设置。图22(3)下载模式16JTAG模式是软件的默认下载模式,相应的下载文件为“.sof”格式。勾选图21中下载文件“half_add.sof”右侧的第一个小方框,也可以根据需要勾选其他的小方框。将下载电缆连接好后,单击“Start”按钮计算机就开始下载编程文件,这样在实验箱上就可以验证实验效果了。附:原理图输入(1)建立文件。在图1-9中,单击“File”菜单下的“New”命令或者使用快捷键Ctrl+N,在弹出“New”对话框如图1-35所示。在“DeviceDesignFiles”页面下双击“BlockDiagram/SchematicFile”选项(或选中该项后单击“OK”按钮)后建立新文件,如图1-36所示。17(2)在图1-36中对常用的工具栏功能进行了标注,以帮助读者更好地使用这些工具。在图1-36的图形编辑窗口的空白处双击鼠标左键(或在编辑工具栏单击工具条),弹出如图1-37所示的选择电路符号对话框,选中“primitives”→“logic”→“xor”(或在“Name”输入编辑框中输入“xor”)后,单击“OK”按钮。此时,光标上与符号连在一起,可以移动光标,将符号移动到合适的位置,如图1-38。同理,在图中放置一个“and2”符号,在“primitives”→“pin”下选择“input”和“output”两中符号,分别放两个,如图1-39所示。1819(3)连接各元器件并命名。在图1-39中,将光标移到input右侧,待变成十字形光标时,按下鼠标左键(或选中工具栏中的工具,光标自动会变成十字形的连线状态),再将光标移动到异或门的左侧,待连接点上出现蓝色的小方块后释放鼠标左键,即可看到input和异或门之间有一条连线生成。重复上面的方法将1-39图中各种符号连接起来,如图1-40所示。双击pin_name使其底色变为黑色后,输入A(或双击input,弹出“PinProperties”对话框,在“Pinname”一栏中填上名字A),将其他引脚使用同样的方法命名。(4)保存文件。在图1-40中单击保存文件按钮。在弹出的对话框中的“文件名”下,输入原理图文件的名称“half_add.bdf”,单击“保存”按钮即可保存文件,如图1-41所示。20