数字电子技术练习题

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

1数字电子技术习题一、选择题1.余3码01111001对应的8421BCD码为:(A)A.(01000110)BCDB.(00111001)BCDC.(01100110)BCDD.(10011100)BCD2.用8421BCD码表示的十进制数45,可以写成:(C)A.75B.[1011101]BCDC.[01000101]BCDD.[1010111]23.函数)15,13,9,8,7,5,4,3,2(),,,(mDCBAF的最简与或式为:(D)A.CBACDACBABDCBAF;B.CBADCACBABCDCBAF;C.BDCDADCACBACBACBAF;D.BDCBACBACBAF.4.函数FWXWYXYWZXZ,可以写成:(A)A.FWXYZB.))((ZXWYXWFC.FWXYZD.ZXYWWXF5.在下列各种电路中,属于组合电路的有:(A)A.译码器B.触发器C.寄存器D.计数器6.在下列各种电路中,不属于组合电路的有:(D)A.译码器B.编码器C.加法器D.计数器7.试判断图示组合电路,在C=1时的逻辑功能为:(C)A.同或门B.与非门C.或非门D.与或非门2ACBF==≥18.试判断图示组合电路,在C=0时的逻辑功能为:(C)A.同或门B.与非门C.与门D.与或非门ACBF==≥19.某台计算机的内存储器设置有32位的地址线,16位并行数据输入/输出端,试计算它的最大存储量是:(D)A.16GB.128GC.32GD.64G10.某台计算机的内存储器设置有32位的地址线,8位并行数据输入/输出端,试计算它的最大存储量是:(C)A.16GB.128GC.32GD.64G11.十进制数56用8421BCD码表示可以写成:(D)A.36B.[00100100]BCDC.[01101001]BCDD.[01010110]BCD12.函数CBAF的对偶式为:(A)A.)(CBAFB.)(CBAFC.)(CBAFD.)(CBAF13.下列各种常用逻辑器件中,属于组合逻辑器件的有:(A)A.74LS153B.74LS160C.74LS194D.74LS16114.判断图示组合电路的逻辑功能为:(A)A.异或门B.或门C.与或非门D.或非门15.知某门电路的输入及输出波形如附图所示,试按正逻辑判断该门是:(C)11&&&ABF3A.与非门B.异或门C.或非门D.同或门二、填空1、OC门电路的输出状态除了有高电平、低电平,还有____高阻态______。2、路在信号电平变化瞬间,可能与稳态下的逻辑功能不一致,产生错误输出,这种现象就是电路中的___竟争冒险________。3、编码是____译码____的逆过程。4、D触发器的特性方程为______Qn+1=D____________。5、单稳态触发器有___1___个稳定状态。6、译码是_编码_的逆过程。7、JK触发器的特性方程为nnnQKQJQ1。8、施密特触发器有_2__个阈值电压。三、逻辑代数化简(第1题8分,第2题7分,共15分)1.用逻辑代数的基本公式和常用公式将下列逻辑函数化为最简与或形式1)BABCAY解:1CBBAABACBAY)()(2)CDDACABCCAYCDACABCADDACBCCAY)()(CDACDABCCA)(2.用卡诺图法把下列函数化简为最简与或形式。1)F(a,b,c,d)=∑m(0,1,2,3,4,5,6,7,10,11,14,15)FXYFXY?t41100110011111111abcd0001111000011110F(a,b,c,d)=ac2)F(a,b,c,d)=∑m(0,1,2,3,4,5,6,7,10,11,15)1100110011111101abcd0001111000011110Facdbc。3)F(a,b,c,d)=∑m(2,4,5,6,8,9,10,12,13,14,15)0111011100101111abcd0001111000011110Fabcdacbc四、设计题1、试用译码器74LS138和基本门电路设计一个一位全加器。Ai、Bi、Ci-1分别为被5加数、加数、低位来的进位,Ci、Si分别为向高位的进位和本位和。要求:1、列出真值表;2、写出表达式;3、画出逻辑图。解:解:74211111mmmmCBACBACBACBASiiiiiiiiiiiii74217421mmmmmmmm7421YYYY76531111mmmmCBACBACBACBACiiiiiiiiiiiii76537653mmmmmmmm7653YYYY2、试用小规模集成器件(与非门和非门)和中规模集成器件(译码器74LS138和基本门电路)分别设计一个三人意见一致电路,A,B,C分别表示三个人,Y为输出。要求:1、列出真值表;2、写出表达式;3、画出逻辑图。解:A2A1A0G1G2AG2B74LS138Y0Y1Y3Y2Y4Y5Y6Y76ABCCBAY3、试用译码器74LS138和基本门电路设计一个一位全减器。Ai、Bi、Ci-1分别为被减数、减数、低位来的借位,Ci、Di分别为向高位的借位和本位差。要求:1、列出真值表;2、写出表达式;3、画出逻辑图。74211111mmmmCBACBACBACBADiiiiiiiiiiiii74217421mmmmmmmm7421YYYY73211111mmmmCBACBACBACBACiiiiiiiiiiiii73217321mmmmmmmm7321YYYY4、用两种方法把74LS161设计成N=12的计数器。75、用两种方法把74LS161设计成N=9的计数器。6、用两种方法把74LS160设计成N=7的计数器。7、试用74LS161设计一个计数器,其计数状态为自然二进制数0011~1110。五、分析题1、试分析下图时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,检查电路能否自启动。8[解]321QQJ,11K;12QJ,312QQK;23213QKQQJ,11nQ32QQ·1Q;2112QQQn+231QQQ;3232113QQQQQQnY=32QQ电路的状态转换图如图所示,。电路能够自启动2、试分析图示时序电路,写出时钟方程、驱动方程、输出方程、状态方程,列出状态转换表,并说明电路的功能。设电路初态Q1Q0=00。1=11JC11K1JC11KXFF1FF0Q1ZQ0CP解:时钟方程:CP0=CP1=CP↓同步;9驱动方程:J0=1,K0=1;J1=XQ0n,K1=XQ0n输出方程:1QZ状态方程:nnQQ010;nnnQQXQ1011状态转换表:序号S(t)N(t)ZX=0X=1Q1nQ0nQ1n+1Q0n+1Q1n+1Q0n+1000011101011000021011011311001013、这是一个可逆模4计数器,当X=0时,执行加法;当X=1时,执行减法试根据图示电路及输入波形,写出Q和F的表达式并画出输出波形,假设电路初始态Q=0,画波形时不考虑延迟时间。X=1DC1RCPFQ1tF0Q0XCPQ解:tF0Q0XCP10nnnQXQXQ1F=XQ4、试分析图示时序电路,写出时钟方程、驱动方程、输出方程、状态方程,列出状态转换表和转换图,并说明电路的功能,设电路初态Q1Q0=00。时钟方程:CP0=CP1=CP同步;驱动方程:nnnQDQQD01100输出方程:CPQZ1状态方程:nnnnnQQQQQ0111010列状态转换表现态次态Q1nQ0nD1D0Q1n+1Q0n+1000101011010100000111010状态转换图输出Z01011D1DC1C1Q0CPZQ1Q0FF1FF011Q1Q0/z01001110/0/0/1/1三进制的计数器六、综合题1、由555定时器构成的多谐振荡器如下图所示,若R1=10kΩ,R2=5.1kΩ,C=0.01μF,Vcc=12V,试计算电路的振荡频率。解:KHzHzHzCRRf07.77.01001.010)1.5210(12ln)2(163212、综合题由555定时器构成的施密特触发器如下图所示,求当VCC=12V时,VT+、VT-及△VT值。Vco(5)VI1(6)VI2(2)Vo(7)Vcc(8)R(4)(1)(3)VoR1R2C12Vco(5)VI1(6)VI2(2)Vo(7)Vcc(8)R(4)(1)(3)VoR1R2C解:VT+=2/3VCC=8VVT-=1/3VCC=4V△VT=VT+-VT-=4V3、由555定时器构成的多谐振荡器如下图所示,若R1=2K,R2=5.1kΩ,C=0.01μF,Vcc=12V,试计算电路的振荡频率。解:123361(2)ln21Hz(21025.110)0.0110ln211.88KHzfRRC

1 / 12
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功