东辛庄项目部质量管理策划

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

SHSHSHSH79F6479F6479F6479F6431313131集成实时时钟、LCDLCDLCDLCD驱动的增强型80518051805180511V1.01.1.1.1.特性�基于8051指令流水线结构的8位单片机�FlashROM:64K字节�类EEPROM:2K字节�RAM:内部256字节,外部2816字节LCDRAM:39字节�工作电压:2.4V-3.6V18个I/O单独由VDDIO供电(2.4V-5.5V)�振荡器:-晶体谐振器:32.768kHz-内部振荡器:内建PLL=9.8304MHz�46个CMOS双向I/O管脚�I/O内建输入口上拉电阻�3个16位定时器/计数器:T0,T1和T2�中断源:-定时器0,1,2-外部中断1,2,3-EUART0,EUART1,EUART2-HSEC,LPD,TWI-ADC,PWM�4通道10位模数转换器(ADC),内建比较功能�TWI(主模式)�EUART0、EUART1(内建IR)、EUART2�日历时钟,支持0.5秒、1秒、1分钟和1小时中断�自动切换电池供电�2路12位PWM�LCD驱动器:-4X39段(1/4占空比1/3偏置)-8级对比度软件调节�内建低电压检测功能(LPD)�内建低电压复位功能(LVR)(代码选项)LVR电压:2.4V�看门狗定时器(WDT)�内建振荡器预热计数器�CPU机器周期:一个震荡周期�支持省电运行模式:-空闲模式-高级空闲模式-掉电模式�低功耗�封装:LQFP642.2.2.2.概述SH79F6431是一顆低功耗高性能8位芯片,片内集成LCD驱动、日历时钟和加强8051核等功能。SH79F6431内嵌加强8051核,具有高速高效率特性。在同样振荡频率下,较之传统的8051芯片它具有运行更快速的优越特性。保留了标准8051芯片的大部分特性。这些特性包括内置256字节RAM和2个16位定时器/计数器,3个UART,外部中断INT1。此外,SH79F6431还集成了外部2816字节RAM(不包括LCDRAM),2路12位PWM输出,外部中断INT2和INT3,可兼容8052芯片的16位定时器/计数器(Timer2)和适合存储程序和数据的64K字节flash。SH79F6431不仅集成了如EUART、IR、TWI等标准通讯模块,此外还集成了日历时钟、LCD驱动器、ADC等模块。为了达到高可靠性和低功耗,SH79F6431内建PLL时钟,LCD驱动器,看门狗定时器,低电压复位功能和低电压检测功能。此外SH79F6431还提供了2种供电模式和3种低功耗省电模式。SHSHSHSH79F6479F6479F6479F643131313123.3.3.3.方框图Pipelined8051architectureResetcircuitRSTVDDJTAGports(fordebug)PowerWatchDogTWI(Mastermode)SDA/SCLPort4ConfigurationI/OsP4.0~P4.7Port2ConfigurationI/OsP2.0~P2.7Port1ConfigurationI/OsP1.0~P1.7Port0ConfigurationI/OsP0.0~P0.7ExternalInterruptINT1INT2INT3Internal256bytesexternall2816bytesLCDRAM39bytesLowVoltageResetTMSTDITDOTCKLCDdriver4x39COM1-4SEG1-39Port3ConfigurationI/OsP3.0OscillatorXTAL2XTAL1PLLOscillatorPLL_CADCAN0AN1AN2AN3Timer0(16bit)Timer1(16bit)Timer2(16bit)T0T1T2T2EX8levelscontrastsoftwareadjustRTCVOUTVBAT64KbytesFlashROMEUART0,1/IREUART2RXD0/TXD0RXD1/TXD1LowVoltageDetectVINCALOUTCALINCPort5ConfigurationI/OsP5.0~P5.7PWMPWM0PWM1RXD2/TXD2P0.6P0.7VDDIOPowerP3.2~P3.6SHSHSHSH79F6479F6479F6479F643131313134.4.4.4.引脚配置12345678913141516121110171819202122232425262728293031323334353637383940414243444546474863626160595857565554535251504964VDDIOSEG38P0.5/SEG10/TCKSEG37SEG33SEG36SEG35P2.0/RSTNCSEG34P0.0/SEG5P1.7/SEG4P1.6/SEG3P1.5/SEG2P1.4/PWM0/SEG1P1.3/COM4SH79F6431SH79F6431SH79F6431SH79F6431CVOUTVDDVBATPLL_CDGNDXTAL1XTAL2((((LLLLQFPQFPQFPQFP66664)4)4)4)P0.7/SEG12/TXD2P0.6/SEG11/RXD2P3.6/SEG32/TXD0P3.5/SEG31/RXD0P3.4/SEG30/TXD1P3.3/SEG29/RXD1P3.2/T2/CALOUTP2.7/INT2/T1P2.6/INT3/AN3P2.5/AN2P2.4/AN1P2.3/AN0/VINP2.2/SDAP2.1/SCL/CALINP3.0/T2EX/T0SEG13/P4.0SEG28/INT1/P5.7SEG27/PWM1/P5.6SEG26/P5.5SEG25/P5.4SEG24/P5.3SEG23/P5.2SEG22/P5.1SEG21/P5.0SEG20/P4.7SEG19/P4.6SEG18/P4.5SEG17/P4.4SEG16/P4.3SEG15/P4.2SEG14/P4.1P0.4/SEG9/TDIP0.3/SEG8/TMSP0.2/SEG7/TDOP0.1/SEG6P1.2/COM3P1.1/COM2P1.0/COM1NCSEG39引脚配置图注意:引脚命名中,写在最外侧的引脚功能具有最高优先级,最内侧的引脚功能具有最低优先级(CALOUT/T2/P3.2,CALOUT优先级最高,T2次之,P3.2最低)。当一个引脚被高优先级的功能占用时,即使低优先级功能被允许,也不能作为低优先级功能的引脚。只有当软件禁止引脚的高优先级功能,相应引脚才能被释放作为低优先级端口使用。SHSHSHSH79F6479F6479F6479F64313131314TableTableTableTable4444....1111引脚功能引脚编号引脚命名默认功能引脚编号引脚命名默认功能1VDDIO------33COM1/P1.0P1.02SEG33------34COM2/P1.1P1.13SEG34------35COM3/P1.2P1.24SEG35------36COM4/P1.3P1.35SEG36------37SEG1/PWM0/P1.4P1.46SEG37------38SEG2/P1.5P1.57SEG38------39SEG3/P1.6P1.68SEG39------40SEG4/P1.7P1.79NC------41SEG5/P0.0P0.010DGND------42SEG6/P0.1P0.111PLL_C------43TDO/SEG7/P0.2P0.212VBAT------44TMS/SEG8/P0.3P0.313VDD------45TDI/SEG9/P0.4P0.414VOUT------46TCK/SEG10/P0.5P0.515C------47RXD2/SEG11/P0.6P0.616XTAL2------48TXD2/SEG12/P0.7P0.717XTAL1------49SEG13/P4.0P4.018NC------50SEG14/P4.1P4.119P2.0/RST————RST————51SEG15/P4.2P4.220CALIN/SCL/P2.1P2.152SEG16/P4.3P4.321SDA/P2.2P2.253SEG17/P4.4P4.422VIN/AN0/P2.3VIN54SEG18/P4.5P4.523AN1/P2.4P2.455SEG19/P4.6P4.624AN2/P2.5P2.556SEG20/P4.7P4.725AN3/INT3/P2.6P2.657SEG21/P5.0P5.026T1/INT2/P2.7P2.758SEG22/P5.1P5.127T0/T2EX/P3.0P3.059SEG23/P5.2P5.228CALOUT/T2/P3.2P3.260SEG24/P5.3P5.329RXD1/SEG29/P3.3P3.361SEG25/P5.4P5.430TXD1/SEG30/P3.4P3.462SEG26/P5.5P5.531RXD0/SEG31/P3.5P3.563SEG27/PWM1/P5.6P5.632TXD0/SEG32/P3.6P3.664SEG28/INT1/P5.7P5.7SHSHSHSH79F6479F6479F6479F643131313155.5.5.5.引脚描述引脚编号类型说明I/OI/OI/OI/O端口P0.0-P0.7I/O8位双向I/O端口(P0.6,P0.7由VDDIO脚提供工作电压)P1.0-P1.7I/O8位双向I/O端口P2.0-P2.7I/O8位双向I/O端口P3.0,P3.2-P3.6I/O6位双向I/O端口P4.0-P4.7I/O8位双向I/O端口(由VDDIO脚提供工作电压)P5.0-P5.7I/O8位双向I/O端口(由VDDIO脚提供工作电压)定时器T0ITimer0外部输入或比较输出T1ITimer1外部输入或比较输出T2I/OTimer2外部输入/波特率时钟输出T2EXITimer2重载/捕捉/方向控制增强型异步串行口RXD0I/OEUART0数据输入/输出引脚TXD0OEUART0数据输出引脚RXD1I/OEUART1数据输入/输出引脚TXD1OEUART1数据输出引脚RXD2I/OEUART2数据输入/输出引脚TXD2OEUART2数据输出引脚TWITWITWITWISDAI/OTWI串行数据线(开漏)SCLOTWI串行时钟线(开漏)LCDLCDLCDLCD控制器COM1-COM4OLCDCOM信号输出引脚SEG1-SEG39OLCDSegment信号输出引脚ADCADCADCADCAN0-AN3IADC输入通道PWMPWMPWMPWMPWM0OPWM0输出引脚PWM1OPWM1输出引脚SHSHSHSH79F6479F6479F6479F64313131316续上表引脚编号类型说明中断&&&&复位&&&&时钟&&&&电源INT1-INT3I外部中断1-3RST————I该引脚上保持10µs以上的低电平,CPU将复位。由于有内建30kΩ上拉电阻连接到VOUT,所以仅接一个外部电容即可实现上电复位。XTAL1I低频振荡器输入XTAL2O低频振荡器输出PLL_CP内建PLL外部电容连接脚DGNDP数字接地VDDP电源VOUTP电源输出(由开关选择VDD或VBAT输出),提供数字电路电源。VBATP电池输入VDDIOPI/O电源(47-64引脚供电电源)编程接口TDO(SEG7)O调试接口:测试数据输出TMS(SEG8)I调试接口:测试模式选择TDI(SEG9)I调试接口:测试数据输入TCK(SEG10)I调试接口:测试时钟输入注意:当SEG7-SEG10作为调试接口时,SEG7-SEG10的原有功能被限制。稳压源CO内部稳压源输出(外接47µF电容)外部电压V

1 / 10
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功