《数字电路与逻辑设计》模拟试卷1卷第1页共4页北京语言大学网络教育学院《数字电路与逻辑设计》模拟试卷1试题卷注意:1.试卷保密,考生不得将试卷带出考场或撕页,否则成绩作废。请监考老师负责监督。2.请各位考生注意考试纪律,考试作弊全部成绩以零分计算。3.本试卷满分100分,答题时间为90分钟。4.本试卷分为试题卷和答题卷,所有答案必须答在答题卷上,答在试题卷上不给分。一、单项选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。1.下列四个数中,最大的数是B。[A](AF)16[B](001010000010)8421BCD[C](10100000)2[D](198)102.触发器有两个稳态,存储8位二进制信息要B个触发器。3.下列门电路属于双极型的是A。4.对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为A。5.以下各电路中,B可以产生脉冲定时。[A]多谐振荡器[B]单稳态触发器[C]施密特触发器[D]石英晶体多谐振荡器6.下列逻辑电路中为时序逻辑电路的是C。7.同步时序电路和异步时序电路比较,其差异在于后者B。[A]没有触发器[B]没有统一的时钟脉冲控制[C]没有稳定状态[D]输出只与内部状态有关8.当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有A。9.当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于A。[A]组合逻辑电路[B]时序逻辑电路[C]存储器[D]数模转换器[A]2[B]8[C]16[D]32[A]OC门[B]PMOS[C]NMOS[D]CMOS[A]RS=X0[B]RS=0X[C]RS=X1[D]RS=1X[A]变量译码器[B]加法器[C]数码寄存器[D]数据选择器[A]触发器[B]晶体管[C]MOS管[D]电容《数字电路与逻辑设计》模拟试卷1卷第2页共4页10.要构成容量为4K×8的RAM,需要D片容量为256×4的RAM。二、多项选择题(本大题共5小题,每小题3分,共15分)在每小题列出的四个选项中有二至四个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。多选、少选、错选均无分。11.逻辑变量的取值1和0可以表示:ABCD。[A]开关的闭合、断开;[B]电位的高、低;[C]真与假;[D]电流的有、无;12.在何种输入情况下,“或非”运算的结果是逻辑0。BCD。[A]全部输入是0;[B]全部输入是1;[C]任一输入为0,其他输入为1;[D]任一输入为1;13.三态门输出高阻状态时,ABD是正确的说法。[A]用电压表测量指针不动;[B]相当于悬空;[C]电压不高不低;[D]测量电阻指针不动;14.对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T=BD。[A]0;[B]1;[C]Q;[D]Q;15.下列触发器中,克服了空翻现象的有ABD。[A]边沿D触发器;[B]主从RS触发器;[C]同步RS触发器;[D]主从JK触发器;三、判断题(本大题共10小题,每小题2分,共20分),正确的填T,错误的填F,请将答案填在答题卷相应题号处。16.8421码1001比0001大。T17.数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。T18.若两个函数具有相同的真值表,则两个逻辑函数必然相等。T19.因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。F20.TTL与非门的多余输入端可以接固定高电平。T21.普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。T22.优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。F23.液晶显示器的优点是功耗极小、工作电压低。T24.D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。F25.在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性。T四、【填空题】(本大题共20空,每空1分,共20分;请将答案填写在答题卷相应题号处)26.可以用___紫外线__擦除EPROM中所存的信息。[A]2[B]4[C]8[D]32《数字电路与逻辑设计》模拟试卷1卷第3页共4页27.单稳态触发器可应用于__脉冲整形__、延时、_定时___。28.(10110010.1011)2=(_262.54___)8=(__B2.B___)1629.逻辑代数又称为布尔代数。最基本的逻辑关系有___与____、___或___、___非____三种。常用的几种导出的逻辑运算为___与非___、__或非___、_与或非__、__异或___、__同或__。30.时序逻辑电路按照其触发器是否有统一的时钟控制分为__同步__时序电路和__异步____时序电路。31.存储器的__存储容量__和_存取时间__是反映系统性能的两个重要指标。32.消除竟争冒险的方法有_加惯性环节__、_加取样脉冲__、_加冗余项__等。五、【简答题】(本大题共2小题,每题7分,共14分;请将答案填写在答题卷相应题号处)33.在数字系统中为什么要采用二进制?1.可行性采用二进制,只有0和1两个状态,需要表示0、1两种状态的电子器件很多,如开关的接通和断开,晶体管的导通和截止、磁元件的正负剩磁、电位电平的高与低等都可表示0、1两个数码。使用二进制,电子器件具有实现的可行性。2.简易性二进制数的运算法则少,运算简单,使计算机运算器的硬件结构大大简化(十进制的乘法九九口诀表55条公式,而二进制乘法只有4条规则)。3.逻辑性由于二进制0和1正好和逻辑代数的假(false)和真(true)相对应,有逻辑代数的理论基础,用二进制表示二值逻辑很自然。34.逻辑代数与普通代数有何异同?1.概念不同逻辑代数是按一定逻辑规律进行运算的代数,逻辑变量只有0和1两个值,代表两种对立的逻辑状态。普通代数研究的是算数运算,变量的数值代表数量的大小。2.运算法则不同逻辑代数基本运算为与、或、非,普通代数基本运算则为加、减、乘、除。六、【综合应用题】(本大题1小题,11分;请将答案填写在答题卷相应题号处)35.如下图所示维持阻塞D触发器,设初态为0,根据CP脉冲及A输入波形画出Q波形。《数字电路与逻辑设计》模拟试卷1卷第4页共4页