八位抢答器的设计与制作

整理文档很辛苦,赏杯茶钱您下走!

免费阅读已结束,点击下载阅读编辑剩下 ...

阅读已结束,您可以下载文档离线阅读编辑

资源描述

武汉理工大学《电工电子技术》课程设计说明书武汉理工大学《电工电子技术》课程设计说明书学号:0121311370532课程设计题目智能抢答器的设计与制作学院自动化学院专业电气工程及其自动化班级电气1303班姓名王芳指导教师王宏年月日武汉理工大学《电工电子技术》课程设计说明书课程设计任务书学生姓名:王芳专业班级:电气1303班指导教师:王宏工作单位:武汉理工大学题目:智能抢答器的设计与制作初始条件:(1)可同时供8名选手抢答输入,每人一个开关;(2)稳定显示与输入开关编号相对应的数字0-7;(3)主持人一个开关以控制开始或显示清0(4)当有人抢答时,其对应编号立即显示并锁存,且其他选手被禁止选作:设计具有定时抢答功能的电路,由主持人预先设定时间要求完成的主要任务:(包括课程设计工作量及其技术要求,以及说明书撰写等具体要求)(1)设计任务及要求(2)方案比较及认证(3)系统框图,原理说明(4)硬件原理,完整电路图,采用器件的功能说明(5)调试记录及结果分析(6)对成果的评价及改进方法(7)总结(收获及体会)(8)参考资料(9)附录:器件表,芯片资料时间安排:6月27日~7月30日:明确课题,收集资料,方案确定7月30日~7月2日:整体设计,硬件电路调试7月2日~7月4日;报告撰写,交设计报告,答辩指导教师签名:2015年月日武汉理工大学《电工电子技术》课程设计说明书目录摘要........................................................................1Abstract....................................................................11.设计任务与要求............................................................22.方案比较及认证............................................................23.系统框图,原理说明........................................................33.1数字抢答器总体方框图..............................................33.2单元电路设计现代..................................................33.2.1抢答器电路设计...............................................33.2.2定时电路设计.................................................33.2.3报警电路设计.................................................44.硬件原理,完整电路图,采用器件的功能说明..................................54.1硬件原理及采用的器件功能说明..............................................................................64.2完整电路图..................................................................................................................75.调试记录及结果分析........................................................76.对成果的评价及改进方法....................................................87.总结(收获及体会)........................................................88.参考资料..................................................................89.附录:器件表,芯片资料....................................................9武汉理工大学《电工电子技术》课程设计说明书1摘要八位抢答器是一个可供八个参赛组进行智力竞赛的电气装置,该装置由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛组的输入信号在显示器上输出;用控制电路的主持人开关启动报警电路,以上两部分组成主体电路、通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。本文详细介绍了抢答器的设计方案、功能、及在设计过程中所做的改进。关键词:抢答定时报警时序八位Abstracteight-waydigitalansweringdevicecircuitdesignideasandfeatures.Itisaavailableforeightteamstoquizelectricdevice,thedeviceiscomposedofmainbodyandextensioncircuit.Prioritycodingcircuit,latch,decodercircuitwillbecompetingteamsoftheinputsignalonthedisplayoutput;Hostincontrolcircuitswitchstartalarmcircuit,theabovetwopartsthemaincircuit,throughthetimingcircuitanddecodingcircuitwillbesecondpulsesignaloutputonthedisplayfunctionoftimingcircuitconstituteextension.Thispaperintroducesthedesignschemeofthebuzzer,functions,andimprovementsinthedesignprocess.Keywords:answeringracer,timing,alarming,counting,8-wire武汉理工大学《电工电子技术》课程设计说明书2智能抢答器的设计与制作1.设计任务与要求1、抢答器同时供8名选手比赛,分别用8个按钮表示。2、设置一个系统清除G和抢答控制开关S,该开关由主持人控制。3、抢答器具有第一抢答信号鉴别与锁存功能,抢答成功后,显示组别、发出声响。4、抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如30秒)。5、参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止。如果定时时间已到,无人抢答,本次抢答无效,系统报警并禁止抢答,定时显示器上显示0。2.设计方案比较及认证制作抢答器可以用单片机来完成,它制作简单而且功能完善,所用原件少整体清晰;也可以用PLC来实现,它的制作也是比较简单;最后也可以用数字电路来实现,它的原理比较简单,集成块的价格也比较便宜且很容易购买,与我们学院的联系紧密,能将我们所学知识用于实际,对巩固所学知识有重要意义,用了一些成型电路,如NE555标准秒脉冲电路等,使总体方案易于实现。3.系统框图与原理比较3.1.数字抢答器总体方框图如图所示为总体方框图。接通电源后,主持人将开关拨到“清除”状态,抢答器处于禁止状态,编号显示器灭灯,定时器显示设定时间。选手在定时时间内抢答时,抢答器完成:优先判断、编号锁存、编号显示、扬声器提示。当一轮抢答之后,定时器停止、禁止二次抢答、定时器显示剩余时间。如果再次抢答必须由主持人再次操作“清除”和“开始”状态开关。武汉理工大学《电工电子技术》课程设计说明书3图3-1系统整体框图3.2单元电路设计3.3.1抢答器电路设计选用优先编码器74LS148和锁存器74LS297。接通电源后,开关拨到“清除”状态,抢答器处于禁止状态,编号显示器灯灭,定时器显示设定时间:定时器倒计时,扬声器给出音响提示。抢答器完成:优先判断、编号锁存、编号显示,扬声器提示。抢答结束后,这个电路可以分辨出选手按键的先后,并锁存优先抢答者的编号,同时译码显示电路显示编号;而且可以禁止其他选手按键,其工作无效。将2Q2接EI端,可以优先锁存数据。保证了抢答者的优先性。图3-2抢答器电路设计武汉理工大学《电工电子技术》课程设计说明书43.3.2定时电路的设计如图所示,定时电路是十进制同步加减计数器74LS192减法计数电路,组成是CD4511译码电路和2个7段数码管。74LS192的预置数控制端可以帮助预置数,由主持人设计答题时间,通过预置时间电路对计数器进行预置,计数器的时钟脉冲由秒脉冲电路提供。当有人抢答时,显示显示出来倒计时时间并且停止计数;如果没有人抢答,且倒计时时间到时,2BO输出低电平到时序控制电路,控制报警电路报警。图3-3定时电路设计图可预置时间的定时电路原理:十进制同步加减计数器74LS192减法计数电路,CD4511译码电路和2个7段数码管即相关电路组成。具体电路如图所示。两块74LS192实现减法计数,74192的预置数控制端实现预置数,由节目主持人根据抢答题的难易程度,设定一次抢答的时间,通过预置时间电路对计数器进行预置,计数器的时钟脉冲由秒脉冲电路提供。按键掷向接地端进行预置数,掷向另一端开始减计数,并将时间显示在共阴极七段数码显示管上,当有人抢答时,停止计数并显示此时的倒计时时间。3.3.3报警电路的设计555定时器和三极管构成的报警电路。其中555构成多谐振荡器,振荡频率0f=1.43/[(R3+2R2)C],其输出信号经三极管推动扬声器。4端为控制信号,当4端为高电平时,多谐振荡器工作,4端为低电平时,多谐振荡器停止工作,要达到达到报警的目的,仿真中用了与非门控制蜂鸣器。武汉理工大学《电工电子技术》课程设计说明书5图3-4报警电路的设计4.硬件原理,完整电路图,采用器件的功能说明4.1硬件原理及采用的器件功能说明74LS148为8线-3线优先编码器,以下为其功能表表4-174LS148的功能表由以上的的功能表,74ls148输入端优先级别的次序依次为I7,I6,„,I0。当某一输入端有低电平输入,且比它优先级别高的输入端没有低电平输入时,输出端才输出相应该输入端的代码。武汉理工大学《电工电子技术》课程设计说明书6图4-274LS279管脚图图4-374LS148N管脚图74LS279在接法上有点不同,其中上图所示的1S1,及1S2要连接到一起,和1R1一起组成SR触发器,输出为1Q1,这里千万不能把1S1误认为和1R1是一组的。图4-474LS192管脚图74LS192是双时钟方式的十进制可逆计数器。CPU为加计数时钟输入端,CPD为减计数时钟输入端。LD为预置输入控制端,异步预置。CR为复位输入端,高电平有效,异步清除。CO为进位输出:1001状态后负脉冲输出,BO为借位输出。74LS192具有双时钟输入,并具有清除和置数等功能。武汉理工大学《电工电子技术》课程设计说明书7表4-574LS192的功能真值表4.2完整电路图图4-6整体电路图武汉理工大学《电工电子技术》课程设计说明书85.调试记录及结果分析组装调试抢答器电路,设计可预置时间的定时电路,并进行组装和调试。当输人1Hz的时钟脉冲信号时,要求电路能进行减计时,当减计时到零时,能输出低电平有效的定时时间到信号。组装调试报警电路。在主持人将开关打到开始之后,可以看到数码管没显示。此时开始工作,各位选手可以抢答。各位选手的编号分别是从0-7.,当主持人奖开关掷向开始端,开始抢答。当选手掷开关5时,数码管上显示4,同时二极管发光

1 / 14
下载文档,编辑使用

©2015-2020 m.777doc.com 三七文档.

备案号:鲁ICP备2024069028号-1 客服联系 QQ:2149211541

×
保存成功